电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590UA148M352DG

产品描述1 ps MAX JITTER CRYSTAL OSCILLATOR
文件大小95KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

590UA148M352DG概述

1 ps MAX JITTER CRYSTAL OSCILLATOR

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
525 MH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 525 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 6.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 is available
with any-rate output frequency from 10 to 525 MHz. Unlike a traditional XO,
where a unique crystal is required for each output frequency, the Si590/591
uses one fixed crystal to provide a wide range of output frequencies. This IC
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis provides
superior supply noise rejection, simplifying the task of generating low jitter
clocks in noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
temperature stability. Specific configurations are factory programmed at time
of shipment, thereby eliminating long lead times associated with custom
oscillators.
Pin Assignments:
See page 5.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si590 (CMOS)
17 k
*
Any-rate
10–525 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
OE
Fixed
Frequency
XO
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
Si591 (LVDS/LVPECL/CML)
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Preliminary Rev. 0.25 7/09
Copyright © 2009 by Silicon Laboratories
Si590/591
关于非IE浏览器的问题
论坛一直气氛都很不错的,所以大学参加比赛到现在还是经常有上来逛逛的,不过多以回帖为多,很少发帖,每次发帖都会费我九牛二虎之力,因为我好多年都不用IE了. 论坛对于Chrome 的支持真的不怎 ......
虚V界 为我们提建议&公告
【RISC-V MCU CH32V103测评】- 0:初次见面的三个没有想到
这是本次测评的实物: 522363 第一个没有想到:做得这么小巧精致,完全符合“精简”指令集应有的气质。 第二个和第三个没有想到的是编程接口和一个电源接口: 522364 ......
MianQi 国产芯片交流
ONENET平台DTLS加密时提到了引导机和接入机,请问引导机和接入机是什么,有什么区别
资料如下: 概述 1.1DTLS加密介绍 DTLS(Datagram Transport Layer Security)即数据包传输层安全性协议,是基于TLS协议架构上提出的扩展,用于保证UDP连接的传输安全。 ONENET ......
一沙一世 stm32/stm8
HLEP!求助关于dsp的串口通信
最近接触TI的dsp F28335芯片,用到其串口与另一个串口设备进行通讯:如dsp要发送命令:02 00 02 00 10 12, 另一串口设备能够返回相应的数据。 1.我用串口精灵与另一串口设备通信,返回数据 ......
liyi885 嵌入式系统
java 的人一定要看
...
mlyxlpk007 嵌入式系统
汇集EEWORLD网友智慧的《Atmel SAM R21 Xplained Pro 实战演练》出炉,快来下载呀!
汇集EEWORLD网友智慧的《Atmel SAM R21 Xplained Pro 实战演练》出炉了{:1_94:},此书系EEWORLD举办的Atmel R21无线设计大赛所产生的精华帖子的汇总。欢迎喜欢Atmel SAM R21的朋友前来下载。 ......
EEWORLD社区 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 673  1978  1024  675  2428  54  7  24  52  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved