电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATHB22.579/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATHB22.579/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATHB22.579/16.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknow

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
真正的地下车库
86931这个液压设备倒是猛的很...
wstt 创意市集
msp430
msp430的smclk是输出3.3V的方波吗?我怎么测得连500mv都不到啊?...
g200407331 微控制器 MCU
阿凡达搞笑评论
我为我弟感到自豪 —— 阿凡提 阿凡达--暗夜精灵部落里发生的一段关于“神雕侠侣”的故事。 —— 林静波 阿凡达的世界就是一外星版的Communist主义社会,满大街跑得什么东西都带数据线, ......
shuangshumei 聊聊、笑笑、闹闹
07.18一周好资源~
编程语言 Keeloq编解码例程 elisp参考手册 VC6精简版MSDN qsys设计教程 C Primer 第三版 超清书签版 嵌入式处理器 Jlink V8 2012固件 STM32F407的固件包,里面有各种库函数 手把手盘 ......
okhxyyo 下载中心专版
实验室翻出来一个古董,求鉴定!
实验室最近翻出来一个古董级的CPLD(谢谢一楼~ 嘻嘻)~~ 大家帮我看看是干什么用的啊 最好能告诉我值多少钱~~~ 娃哈哈哈哈哈! 见图 54381 54382 54383 54384 54385 54386 对不 ......
某某人 FPGA/CPLD
在安卓中使用java.net的问题
我在学安卓,看一本书,照着例子做。 有一个网络的例子,做不出来。 这个例子是这样的: (1)、AndroidManifest.xml添加了权限: (2)、布局文件里有一个文本框,两个编辑框,一个按钮 ......
chenbingjy Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 879  1539  2431  2651  2320  51  37  32  14  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved