电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFB41.943/22.368

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACFB41.943/22.368概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFB41.943/22.368规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompli

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
哈哈,我说红阳兄怎么又想起这个二货了,原来这家伙又跑出来现眼了....
大家都来围观啊,这次这家伙不敢在这发了,大家组团去围观啊....... 有几十个退款的就说网友非常不满意?要知道里面有一部分应该是一个ID定了多个才退款的吧 这家伙怎么不看看自己的 ”满意度 ......
anqi90 TI技术论坛
题目好像大概出来可以知道了
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 大家应该都了解了吧:pleased: ...
13246806181 电子竞赛
问一个简单的wince socket的问题
我本来用vc6.0写了个udp协议,测试没有问题!但我把客户端移植到evc上时,出了这样的问题: ompiling... client.cpp Linking... corelibc.lib(pegwmain.obj) : error LNK2019: unresolved e ......
vashaoye 嵌入式系统
外接信号做时钟发生问题
最近用MSp430f2131做一个东西,需要fpga提供一个10M左右的外接时钟,看一下用户手册,还是没写对~~不知道哪位大神实现过外接信号做时钟的~...
dybttkl 微控制器 MCU
调用wince自带的手写输入法,如何控制输入区域
调用wince自带的手写输入法,如何控制输入区域...
ngfreeman 嵌入式系统
请教RAM分配
各位大侠,小弟调试一款800*600的LCD时,OS系统文件DOWNLOAD进去就不能够显示正常:其中大约有2/5的显示是开机画面的前2/5部分.后面的显示就画屏. 请大家帮忙看看下面的设置是否正确? 若 ......
2042 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1866  2652  2708  2846  2829  38  54  55  58  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved