电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XCLB02615600D

产品描述RES NET,THIN FILM,1.56K OHMS,100WV,-25,25PPM TC,0906 CASE
产品类别无源元件    电阻器   
文件大小85KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准  
下载文档 详细参数 全文预览

XCLB02615600D概述

RES NET,THIN FILM,1.56K OHMS,100WV,-25,25PPM TC,0906 CASE

XCLB02615600D规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vishay(威世)
包装说明SMT, 0906
Reach Compliance Codeunknow
ECCN代码EAR99
构造Chi
制造商序列号CLB
网络类型Center T
端子数量9
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度2.26 mm
封装形式SMT
封装宽度1.5 mm
包装方法Tray
额定功率耗散 (P)0.05 W
电阻1560 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列CLB
尺寸代码0906
温度系数-25,25 ppm/°C
端子面层NOT SPECIFIED
工作电压100 V

文档预览

下载PDF文档
CLA, CLB
Vishay Electro-Films
Thin Film Eight Resistor Array
FEATURES
Product may not
be to scale
Wire bondable
Eight equal value resistors on a 0.060 x 0.090 inch chip
Resistance range: 20
Ω
to 1 MΩ
Excellent TCR tracking
Resistor material: Tantalum nitride, self-passivating
Oxidized silicon substrate for good power dissipation
Custom values available
Moisture resistant
The CLA and CLB resistor arrays are the hybrid equivalent
to the eight resistor common connection and isolated
networks available in sips or dips. The resistors are spaced
on 0.010 inches centers resulting in minimal space
requirements.
These chips are manufactured using Vishay Electro-Films
(EFI) sophisticated Thin Film equipment and manufacturing
technology. The CLA and CLBs are 100 % electrically tested
and visually inspected to MIL-STD-883.
APPLICATIONS
The CLA and CLB thin film resistor arrays are designed for hybrid packages requiring up to eight resistors of the same resistance
value and tolerance, as well as excellent TCR tracking. For such hybrids, they afford great savings in cost and space.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
CHIP
RESISTOR
ARRAYS
Tightest Standard Tolerance Available
0.5 %
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
054
049
045
026
017
008
*MIL-PRF-38534 inspection criteria
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
300
Ω
300 kΩ
500 kΩ 1 MΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
TCR Tracking Spread
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Moisture Resistance, MIL-STD-202, Method 106
Stability, 1000 h, + 125 °C, 25 mW
Absolute
Ratio
Operating Temperature Range
Thermal Shock, MIL-STD-202
Method 107, Test Condition F
High Temperature Exposure, ± 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
www.vishay.com
112
For technical questions, contact: efi@vishay.com
± 5 ppm/°C
- 35 dB typ.
- 20 dB typ.
± 0.5 % max.
ΔR/R
± 0.25 % max.
ΔR/R
± 0.05 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.1 % max.
ΔR/R
± 0.2 % max.
ΔR/R
200 V
10
12
min.
100 V
50 mW per resistor
± 0.1 % max.
ΔR/R
Document Number: 61009
Revision: 17-Mar-08
四层板设计之屏蔽盖问题
论坛4层板学习中有一个对主芯片的屏蔽盖,对这个屏蔽盖的作用我能理解。https://bbs.eeworld.com.cn/thread-462021-1-1.html这个帖子中二楼解释的挺清楚。 不过我又冒出来几个问题: 1.在 ......
okhxyyo PCB设计
导通门限有啥用?线束测试仪功能解析
导通门限有啥用?线束测试仪功能解析 ...
aigtekatdz 测试/测量
AD09封装
请大神指教,如何导入pcb封装,。谢谢大家了 ...
dandanyuan PCB设计
keil c51chbook
keil c51chbook...
yjs986917 51单片机
各位大虾 推荐一本操作系统原理,经典书籍
各位大哥,小弟又来了,上次在这里找到了许多大虾的指点,在此万分感激。 小弟正在学习操作系统原理,想找一本经典的操作系统书籍。望推荐。谢谢...
cjw007 嵌入式系统
DDR设计需要背钻吗
高速先生原创文|黄刚 背钻,相信从事PCB设计或加工的朋友来说不会陌生。我们知道,这个工艺现在已经比较广泛应用在10G以上的高速串行通道设计中了,它的作用主要是解决过孔stub较长导致 ......
yvonneGan PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 423  1198  1688  1863  2864  9  25  34  38  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved