电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

250B15Z105JV4T

产品描述LOW INDUCTANCE CHIP CAPACITORS
文件大小59KB,共2页
制造商ETC2
下载文档 全文预览

250B15Z105JV4T概述

LOW INDUCTANCE CHIP CAPACITORS

文档预览

下载PDF文档
L
OW
I
NDUCTANCE
C
HIP
C
APACITORS
These MLC capacitors are specially designed to lower
inductance by altering the aspect ratio of the termination
in conjunction with improved conductivity of the electrodes.
This inherent low ESL and ESR design improves the
capacitor circuit performance by lowering the current
change noise pulse and voltage drop. The system will
benefit by lower power consumption, increased efficiency,
and higher operating speeds.
F
EATURES
• Low ESL
• High Resonant Frequency
• Low ESR
• Small Size
A
PPLICATIONS
• High Speed Microprocessors
• AC Noise Reduction in multi-chip modules (MCM)
• High speed digital equipment
B15 / 0508
Inches
L
W
T
E/B
.050 ±.010
.080 ±.010
.050 Max.
.010 ±.005
(mm)
(1.27 ±.25)
(2.03 ±.25)
(1.27)
(0.25±.13)
50 V
25 V
NPO
DIELECTRIC
16 V
50 V
25 V
16 V
B18 / 0612
Inches
L
W
T
E/B
.062 ±.010
.125 ±.010
.060 Max.
.010 ±.005
(mm)
(1.57 ±.25)
(3.17 ±.25)
(1.52)
(0.25±.13)
Dielectric specifications are listed on page 28 & 29.
H
OW TO
O
RDER
L
OW
I
NDUCTANCE
500
VOLTAGE
160 = 16 V
250 = 25 V
500 = 50 V
B18
CASE SIZE
B15 = 0508
B18 = 0612
W
DIELECTRIC
N = NPO
W = X7R
Z = Z5U
P/N written: 500B18W473KV4E
24
150
pF
180
pF
220
pF
330
pF
470
pF
100
0p
F
120
0p
F
220
0p
F
330
0p
F
470
0p
F
.01
F
.01
F
.02
F
.03
F
.04
F
0.1
F
0.1
F
0.2
F
0.3
F
0.4
F
1.0
F
X7R
Z5U
C
APACITANCE
S
ELECTION
473
CAPACITANCE
1st two digits are
significant; third digit
denotes number of
zeros.
474 = 0.47 µF
105 = 1.00 µF
K
TOLERANCE
J = ± 5%
K = ± 10%
M = ± 20%
Z = +80% -20%
V
TERMINATION
V = Nickel Barrier
MARKING
4 = Unmarked
4
E
TAPE MODIFIER
Code Type Reel
E
Plastic 7"
U
Plastic 13"
T
Paper 7"
R
Paper 13"
Tape specs. per EIA RS481
www.johanson dielectrics.com
EEWORLD DIY-语音控制LED灯
{:1_117:}{:1_117:}{:1_117:} 最近比较倒霉,用了两年的LED灯充电的时候居然炸了,充电和驱动电路给烧毁了,还好没把电路和房子给点了,只爆炸了一个黑焰一团,炸的残渣就不看了,先解 ......
飞扬自我 DIY/开源硬件专区
FPGA\CPLD设计学习笔记(转载 献给初学者)
FPGA\CPLD设计学习笔记 题记:这个笔记不是特权同学自己整理的,特权同学只是对这个笔记做了一下完善,也忘了是从那DOWNLOAD来的,首先对整理者表示感谢。这些知识点确实都很实用,这些设计思 ......
xiefei FPGA/CPLD
【视频分享】德州仪器Concerto™ 微控制器概览
介绍德州仪器 C2000微控制器系列中的最新 Concerto MCU在许多性能方面特有的优势,解释为什么Concerto 可以帮助您消除以往技术妥协的烦恼。探讨TI MCU 产品系列以及 C2000 Concerto的有机结合, ......
德州仪器_视频 微控制器 MCU
二倍压电路的风分析
180729 ...
清风飘过 电子竞赛
【FPGA(cyclone4)第二期】终于看完这份资料了-适合入门
2013/9/4 16:08 纪念一下,终于系统的看完了FPGA低级建模的资料,总共363页,包括24个例程,包括低级建模基础知识——低级建模基础建模——低级建模仿顺序结构——低级建模接口建模——低级建模 ......
wsdymg FPGA/CPLD
软件抗干扰设计
作者:东南大学电工电子实验中心 赵良法 尽管采取了硬件抗干扰措施,但由于干扰信号产生的原因很复杂,且具有很大的随机性,难免系统完全不受干扰。因此,在硬件抗干扰措施的基础上,采取 ......
soso 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2776  381  694  29  1986  56  8  14  1  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved