电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

170274K630TF

产品描述High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
文件大小288KB,共3页
制造商ETC2
下载文档 全文预览

170274K630TF在线购买

供应商 器件名称 价格 最低购买 库存  
170274K630TF - - 点击查看 点击购买

170274K630TF概述

High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors

文档预览

下载PDF文档
High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
Type 170
Axial Leaded Metallized Polypropylene
The Type 170 series axial lead metallized polypropylene
capacitors are available in bulk or on tape and reel for
automatic insertion. The tape wrap and epoxy end fill
construction meets UL510 (outer wrap) and UL94V0
(epoxy). Type 170 is non-inductive with low ESR and
high current capability for switch-mode power supply
applications
Highlights
Low ESR
High current
Available on tape and reel or bulk
Epoxy end fill meets UL94V-0
Non inductively wound
Flame retardant outer wrap meets UL510
Specifications
Capacitance Range:
Voltage Range:
Capacitance Tolerance:
Operating Temperature Range:
Dielectric Withstand Voltage:
Dissipation Factor (DF):
0.001 µF to 4.7 µF
160
to
630 Vdc (90 to 250 Vac, 60 Hz)
±5%, ±10%, ±20%
–55 ºC to +105 ºC (
derate linearly to 50% rated
1.6 x rated voltage for 2 s @ +25 ºC ±5 ºC
tgδ x 10
–4
at +25 ºC ±5 ºC
kHz
1
10
100
C
≤0.1
µF
≤6
≤10
≤30
0.1 µF <C ≤1 µF
≤6
≤20
C >1 µF
≤6
voltage at 105 ºC)
Insulation Resistance:
Self Inductance:
Life Test:
Damp Heat Test:
Soldering:
Long Term Storage Stability:
Maximum Pulse Rise Time dv/dt and Pulse
Characteristic (Wo):
Complies with the EU Directive
2002/95/EC requirement
restricting the use of Lead (Pb),
Mercury (Hg), Cadmium (Cd),
Hexavalent chromium (Cr(VI)),
PolyBrominated Biphenyls (PBB)
and PolyBrominated Diphenyl
Ethers (PBDE).
100,000 MΩ x µF, 200,000 MΩ Min.
1 nH max. per 1 mm lead and body length
1000 hrs @ 85 ºC 1.25 x Vn
95% RH @ +40 ºC for 21 days
260 ºC ±5 ºC for 10 s ±1 s
ΔC/C ≤ ±0.5% after 2 years
L Max
Vn
160
250
400
630
11
5
11
16.5
5
10
13.5
20
20.5
3
7
10
15
28
2
4
6.5
10
33
1
2.5
4
6
Outline Drawing
If the working voltage (V) is less than the nominal voltage (Vn), the capaci-
tor can work at higher dv/dt . In this case, the maximum value allowed
is obtained by multiplying the above value (See table dv/dt) with the ratio
Vn/V
Ød ±.002
±0.05 mm)
1.58 ±0.2
(40 ±5 mm)
L
Max
1.58 ±0.2
(40 ±5 mm)
D
Max
Lead Material: tinned copper wire
CDE Cornell Dubilier • 1605 E. Rodney French Blvd. • New Bedford, MA 02744 • Phone: (508)996-8561 • Fax: (508)996-3830 • www.cde.com
LM3S的液晶屏的校准
用LM3S驱动320*240液晶屏控制芯片是ili9320,触摸液晶屏但是坐标不对。我设置了左上角,右上角,左下角,右下角四个坐标点。读出了他们的坐标的值,但是如何转化成在液晶屏上的真是坐标的值。是 ......
guozhiyang 微控制器 MCU
CubeSuite+ 里面不能复制黏贴代码
使用CubeSuite+好几年了,在使用中发生频率很高的一个问题就是突然就复制不了代码,郁闷呐。有时重新打开工程就好了。有时候需要重启电脑。目前这个问题偶尔还会发生,有时候好不了了只能重新安 ......
忘归尘 瑞萨MCU/MPU
如何选择电磁继电器
1、选择额定工作电压与额定工作电流选用电磁继电器时,首先应选择继电器线圈额定电压是交流还是直流。对于电磁继电器线圈的额定电压值、额定电流值在使用时要给予满足,也就是说根据驱动电压与 ......
tiankai001 综合技术交流
写在哈弗图书馆墙上的立志格言(转载)
1.此刻打盹,你将做梦;而此刻学习,你将圆梦。 2.我荒废的今日,正是昨日殒身之人祈求的明日。 3.觉得为时已晚的时候,恰恰是最早的时候。 4.勿将今日之事拖到明日。 5.学习时的苦痛是暂时 ......
粉红小猪 单片机
fpga设计计数器延时
用fpga设计了四位计数器,在仿真时,输出脚q0,q1,q2,q3不能同时跳变。导致从一个状态到下一个状态中间有一个暂态,如1000变1001的中间有0111的一个暂态。各种时钟频率都试过从10M到100M,都 ......
happyxiaoyaozi FPGA/CPLD
EDA实验与实践 sine_test
module sine_test(clock,key,select,data,seg,dig); input clock; //系统时钟(48MHz) input key; //按键输入(KEY1~KEY5) output sel ......
白丁 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2487  253  2343  1736  1198  51  6  48  35  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved