电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

M2046TYW01-JA

产品描述Flat Frame Mount Miniature Rocker; Status: Active; Poles: DP3T; Circuits: Mom-On-Mom; Current Rating: 6A (AC), 3A (DC); Rating (AC): 125V; Rating (DC): 30V; Actuator Type: Concave (Standard V); Actuator Cap Color: Black; Actuator Marking: No Marking; Mounting Type: Panel Mount, Flange; Termination Style: Solder Lug; Features: Jumper needed to achieve triple throw; panel cutout dimensions: Rectangular - 28.50mm x 16.00mm; Rating: 6; Illumination: Non-Illuminated
产品类别机电产品    开关   
文件大小701KB,共10页
制造商NDK
官网地址http://www.ndk.com/en/
标准  
下载文档 详细参数 全文预览

M2046TYW01-JA在线购买

供应商 器件名称 价格 最低购买 库存  
M2046TYW01-JA - - 点击查看 点击购买

M2046TYW01-JA概述

Flat Frame Mount Miniature Rocker; Status: Active; Poles: DP3T; Circuits: Mom-On-Mom; Current Rating: 6A (AC), 3A (DC); Rating (AC): 125V; Rating (DC): 30V; Actuator Type: Concave (Standard V); Actuator Cap Color: Black; Actuator Marking: No Marking; Mounting Type: Panel Mount, Flange; Termination Style: Solder Lug; Features: Jumper needed to achieve triple throw; panel cutout dimensions: Rectangular - 28.50mm x 16.00mm; Rating: 6; Illumination: Non-Illuminated

M2046TYW01-JA规格参数

参数名称属性值
Brand NameNKK Switches
是否无铅不含铅
是否Rohs认证不符合
厂商名称NDK
Reach Compliance Code_compli
ECCN代码EAR99
执行器角度25 deg
执行器颜色BLACK
执行器长度0.433 inch
执行器材料NYLON
执行器类型ROCKER
主体宽度22.3012 mm
主体高度30.5816 mm
主体长度或直径13.0048 mm
中心触点材料SILVER
中心触点镀层SILVER
触点(交流)最大额定R负载3A@250VAC
最大触点电流(交流)3 A
触点功能(ON)-ON-(ON)
触点电阻0.01 mΩ
最大触点电压(交流)250 V
介质耐电压1500VAC V
电气寿命25000 Cycle(s)
末端触点材料SILVER
末端触点镀层SILVER
外壳材料STAINLESS STEEL
绝缘电阻1000000000 Ω
绝缘体材料DIALLYL PHTHALATE
JESD-609代码e4
制造商序列号M
安装特点PANEL MOUNT
最高工作温度85 °C
最低工作温度-15 °C
密封EPOXY
可焊性WAVE
表面贴装NO
开关动作HORIZONTAL
开关功能DP3T
开关类型ROCKER SWITCH
端子面层GOLD OVER NICKEL/SILVER
端子长度0.157 inch
端子材料COPPER ALLOY
端接类型SOLDER LUG
CC3200 Out of Box Application例程的一处错误
第一次看到Out of Box例程里的温度时怀疑是不是温度传感器坏了后来一想可能温度的单位是华氏对于习惯使用摄氏单位国家的人,这个数值真不好理解今天翻代码发现一处错误,原来真是华氏,只不过这个F被sTempLen给耽误了应该是++的地方没有加,造成本来4个字节的数据变成3个所以正常情况下75后边会有一个空格然后是一个大写的F像CC32xx Out of Box Application.pdf里的那...
littleshrimp RF/无线
crc16 源代码分享
// Copyright 2007 Altera Corporation. All rights reserved. // Altera products are protected under numerous U.S. and foreign patents, // maskwork rights, copyrights and other intellectual property laws...
eeleader FPGA/CPLD
【FPGA设计问题】verilog 中敏感列表的三个信号沿
在时钟clk的上升沿而且同时信号A 为高时 发数据,可是信号A是有固定周期的(维持8个时钟的高),可是正巧时钟clk的上升沿的时候,仔细观察波形 发现A其实还没有处于高(略微落后一点时间变成高),即,这8个时钟发8个数据,其中第一个就发不了。所以打算用A 的上升沿放敏感列表中来触发 发送第一个数据,其他7位打算在 A处于高时,一一发送。这样敏感列表中就有复位喜欢RESET\ 时钟clk 、信号A。...
eeleader FPGA/CPLD
新手请教:我的P89V51RD2的Baudrate的计算--哪里有误?
晶振: 32MHz用timer2做Baudrate设置TMOD = 0x21; //用mode3根据公式 Baud rate = fosc / (16 × (65536 − (RCAP2H, RCAP2L)))-----------------------------------------------------------------------------------------...
liluo44 51单片机
用430做过DS18B20的帮忙修改下程序
用430做过DS18B20的帮忙修改下程序以下是主函数 和18B20的主要部分请问还有什么问题?void main(){WDTCTL = WDTPW + WDTHOLD;P1DIR|=BIT2+BIT3+BIT4+BIT5+BIT6;BCSCTL1 = CALBC1_1MHZ;DCOCTL = CALDCO_1MHZ;lcdreset();clear_gcrom();while(1){uint i...
nwx8899 微控制器 MCU
基于FPGA的数据采集器
[i=s] 本帖最后由 paulhyde 于 2014-9-15 04:13 编辑 [/i]基于FPGA的数据采集器摘 要:设计了以FPGA为核心逻辑控制模块的高速数据采集系统。设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程。FPGA模块设计使用Verilog HDL语言,在Quartus Ⅱ4.0 中实现软件设计和完成仿真。本论文给出了一些模块...
napianlvse 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 682  904  956  961  968 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved