Cache SRAM, 8KX8, 35ns, CMOS, PDIP28
参数名称 | 属性值 |
厂商名称 | Matra MHS |
包装说明 | , |
Reach Compliance Code | unknow |
ECCN代码 | EAR99 |
最长访问时间 | 35 ns |
JESD-30 代码 | R-PDIP-T28 |
内存密度 | 65536 bi |
内存集成电路类型 | CACHE SRAM |
内存宽度 | 8 |
功能数量 | 1 |
端口数量 | 1 |
端子数量 | 28 |
字数 | 8192 words |
字数代码 | 8000 |
工作模式 | ASYNCHRONOUS |
最高工作温度 | 70 °C |
最低工作温度 | |
组织 | 8KX8 |
输出特性 | 3-STATE |
可输出 | YES |
封装主体材料 | PLASTIC/EPOXY |
封装形状 | RECTANGULAR |
封装形式 | IN-LINE |
并行/串行 | PARALLEL |
认证状态 | Not Qualified |
最大供电电压 (Vsup) | 3.6 V |
最小供电电压 (Vsup) | 3 V |
标称供电电压 (Vsup) | 3.3 V |
表面贴装 | NO |
技术 | CMOS |
温度等级 | COMMERCIAL |
端子形式 | THROUGH-HOLE |
端子位置 | DUAL |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved