电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA30.720/20.9715

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACGA30.720/20.9715概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA30.720/20.9715规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明DIP,
Reach Compliance Codecompliant
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
简易线性延时?指示电路及应用
简易线性延时?指示电路及应用...
fighting 模拟电子
懂ARM的进来
有人学习过ARM吗? 能不能给点建议啊?...
s_jnwen ARM技术
什么是TCP协议
什么是TCP协议 英文原义:Transmission Control Protocol 中文释义:(RFC-793)传输控制协议 该协议主要用于在主机间建立一个虚拟连接,以实现高可靠性的数据包交换。IP协议可以 ......
dontium 无线连接
SMT-PCB设计原则
  一、SMT-PCB上元器件的布局当电路板放到回流焊接炉的传送带上时,元器件的长轴应该与设备的传动方向垂直,这样可以防止在焊接过程中出现元器件在板上漂移或“竖碑”的现象。   PCB上 ......
ESD技术咨询 PCB设计
MSP430G2553按键中断问题
MSP430G2553除了P1.3口具有按键中断能力,可以外接一个按键作为中断吗?可以用中断的方法写程序吗?而不是用查询法。...
芯风作浪 微控制器 MCU
【创龙TL570x-EVM】测评05 Linux应用开发手册
【创龙TL570x-EVM】测评05 Linux应用开发手册 一、Linux应用开发案例的学习 610849 实操测试 个人在实际使用的过程当中与其开发手册有一点明显区别,就是路径不同,开发手册教 ......
小火苗 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2527  2615  2854  911  1259  51  53  58  19  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved