电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

4308T-101-3970DBL

产品描述Array/Network Resistor, Bussed, Thin Film, 1W, 50V, 0.5% +/-Tol, 50ppm/Cel, Through Hole Mount, SIP, ROHS COMPLIANT
产品类别无源元件    电阻器   
文件大小198KB,共2页
制造商Bourns
官网地址http://www.bourns.com
标准  
下载文档 详细参数 全文预览

4308T-101-3970DBL概述

Array/Network Resistor, Bussed, Thin Film, 1W, 50V, 0.5% +/-Tol, 50ppm/Cel, Through Hole Mount, SIP, ROHS COMPLIANT

4308T-101-3970DBL规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Bourns
包装说明SIP, ROHS COMPLIANT
Reach Compliance Codenot_compliant
元件功耗0.1 W
第一元件电阻397 Ω
JESD-609代码e3
制造商序列号4300T
安装特点THROUGH HOLE MOUNT
网络类型BUSSED
元件数量6
功能数量1
端子数量8
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
额定功率耗散 (P)1 W
额定温度70 °C
电阻器类型ARRAY/NETWORK RESISTOR
表面贴装NO
技术THIN FILM
温度系数50 ppm/°C
温度系数跟踪5 ppm/°C
端子面层Tin (Sn)
端子形状FLAT
容差0.5%
工作电压50 V
FPGA使用jic下载遇到的问题
使用JTAG下载.sof文件,FPGA运行正常;但是使用.jic文件固化代码的话,1、只勾选config显示可以下载,但是掉电后不能重配置成功。2、勾选config和verify的话,就会出现下面的信息:Info: Configuring device index 1Info: Device 1 contains JTAG ID code 0x020F40DDInfo: Configuration...
wstt FPGA/CPLD
大家一起学算法精品书籍推荐(十)C语言算法速查手册
[align=center][size=5][color=#0000ff]为什么要推荐这些资料?[/color][/size][/align][size=5][color=#0000ff][/color][/size][size=4][color=#000000]软件行业里一直有一种说法:程序=算法+数据结构。可见如果想要掌握程序设计的精髓,算法是必不可少的。[/color][/size][siz...
tiankai001 下载中心专版
【零基础学习STM32】第三讲:EXTI中断输入实验——读取ARM按键状态
[i=s] 本帖最后由 kkhkbb 于 2018-2-3 10:17 编辑 [/i][align=left][size=14px][font=宋体]一、[/font][font=宋体]概述[/font][/size][/align][align=left][size=14px]1、中断简介[/size][/align][align=left][size=14px][font=宋体]中断是指计算机...
kkhkbb stm32/stm8
平头哥RISC-V低功耗板-RVB2601开发板快速上手指南
[i=s] 本帖最后由 火辣西米秀 于 2021-7-19 09:01 编辑 [/i]介绍RVB2601开发板快速上手教程指南,从硬件参数,驱动安装,程序运行等方面帮助大家快速深入了解RVB2601开发板。开发板开箱图片开发板资源描述如图开发板资源描述可参考上期文章RISC-V应用创新大赛 | 一文详解RVB2601套件 助你快速上手赢比赛。硬件参数5V/1A USB输入USB转串口芯片CP201...
火辣西米秀 国产芯片交流
Max32630——by 29447945
[url=home.php?mod=space&uid=593777]@29447945[/url][url=https://bbs.eeworld.com.cn/thread-548013-1-1.html]Max32630(一)——迟到的点灯[/url][url=https://bbs.eeworld.com.cn/thread-554599-1-1.html]Max32630(二)——串口+RT...
okhxyyo MAX32630FTHR设计大赛
ISE 某一条路径的时序约束问题
在ISE中能不能对某一条路径进行时序约束,能不能约束路径延时的最小值,不是延时的最大值哦,有没有懂的,求回答...
lihaie EE_FPGA学习乐园

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 259  502  647  733  831 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved