电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LT6164RL-15E

产品描述8K X 8 BIT HIGH SPEED CMOS SRAM
文件大小227KB,共13页
制造商Lyontek
官网地址http://www.lyontek.com.tw/index.html
下载文档 全文预览

LT6164RL-15E概述

8K X 8 BIT HIGH SPEED CMOS SRAM

文档预览

下载PDF文档
®
LY6164
Rev. 1.4
8K X 8 BIT HIGH SPEED CMOS SRAM
REVISION HISTORY
Revision
Rev. 1.0
Rev. 1.1
Rev. 1.2
Description
Issue Date
Aug.3.2005
Initial Issue
Mar.26.2008
Revised
STSOP Package Outline Dimension
Apr.17.2009
Revised Test Condition of I
SB1
/I
DR
Revised V
TERM
to V
T1
and V
T2
Revised
FEATURES
&
ORDERING INFORMATION
Lead free and green package available
to
Green package available
Deleted T
SOLDER
in
ABSOLUTE MAXIMUN RATINGS
Added packing type in
ORDERING INFORMATION
May.7.2010
Revised
PACKAGE OUTLINE DIMENSION
in page 10
Aug.25.2010
Revised
ORDERING INFORMATION
in page 11
Revised
PACKAGE OUTLINE DIMENSION
in page 9
Rev. 1.3
Rev. 1.4
Lyontek Inc.
reserves the rights to change the specifications and products without notice.
5F, No. 2, Industry E. Rd. IX, Science-Based Industrial Park, Hsinchu 300, Taiwan.
TEL: 886-3-6668838
FAX: 886-3-6668836
0
发一个双D触发器的应用
该电路应用于轻触开关控制继电器,有互锁,免费下载 本帖最后由 shcnch 于 2009-2-3 11:12 编辑 ]...
shcnch 模拟电子
晨汉MDK开发板怎么样设置VPU的工作帧率?急!
如题~...
bluemoon 嵌入式系统
国庆节快乐,向祖国致敬
380258 ...
okhxyyo 聊聊、笑笑、闹闹
FPGA
请大家帮忙看一下,我用FPGA输出20K的方波,但是用示波器测量之后成这样了,请问大家这该怎么解决?...
dongweihu123 FPGA/CPLD
EEWORLD大学堂----Atmel软件框架:软件设计过程范例
Atmel软件框架:软件设计过程范例:https://training.eeworld.com.cn/course/464...
dongcuipin 嵌入式系统
原理图转PCB问题
因为当前设计处于默认层模式下,而 封装 处于 增加层模式,您不能 添加封装“SOP8”。 打开“层设置”对话框并将设计的层模式更改为增加层。 我改了最大层还是出现同样的问题,求大佬解答 ...
begin权丿 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2176  1116  1918  792  27  39  49  37  18  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved