电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

10081530-310A8SLF

产品描述Card Edge Connector, 240 Contact(s), 2 Row(s), Female, Straight, 0.039 inch Pitch, Solder Terminal, Latch & Eject, Green Insulator, Receptacle,
产品类别连接器    连接器   
文件大小1MB,共4页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准  
下载文档 详细参数 全文预览

10081530-310A8SLF概述

Card Edge Connector, 240 Contact(s), 2 Row(s), Female, Straight, 0.039 inch Pitch, Solder Terminal, Latch & Eject, Green Insulator, Receptacle,

10081530-310A8SLF规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Amphenol(安费诺)
Reach Compliance Codecompliant
ECCN代码EAR99
板上安装选件SPLIT BOARD LOCK
主体宽度0.299 inch
主体长度5.551 inch
主体/外壳类型RECEPTACLE
连接器类型CARD EDGE CONNECTOR
联系完成配合GOLD (30)
联系完成终止Matte Tin (Sn) - with Nickel (Ni) barrier
触点性别FEMALE
触点材料COPPER ALLOY
触点电阻10 mΩ
触点样式BELLOWED TYPE
DIN 符合性NO
介电耐压500VAC V
耐用性25 Cycles
滤波功能NO
IEC 符合性NO
绝缘电阻1000000 Ω
绝缘体颜色GREEN
绝缘体材料GLASS FILLED THERMOPLASTIC
JESD-609代码e3
MIL 符合性NO
插接触点节距0.039 inch
混合触点NO
安装选项1LATCH & EJECT
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数4
装载的行数2
最高工作温度85 °C
最低工作温度-55 °C
选件GENERAL PURPOSE
PCB接触模式STAGGERED
PCB触点行间距1.905 mm
电镀厚度30u inch
极化密钥POLARIZED HOUSING
额定电流(信号)0.75 A
参考标准UL
可靠性COMMERCIAL
端子长度0.105 inch
端子节距1 mm
端接类型SOLDER
触点总数240
UL 易燃性代码94V-0
电路模拟Multisim入门指导(PDF文件格式)
用于电路仿真。。很不错哦,电子开发必备工具的详细教程。。。...
Yound 单片机
EVDO拨号获取到的子网掩码始终是255.0.0.0
在wince5.0平台下,使用3G\EVDO模块拨号后,拨号连接显示“已连接”,但是无法打开网页。过一会儿之后提示失去连接,以致拨号断开,于是我使用ipconfig工具查看当前IP设置时,发现子网掩码为“255.0.0.0”,我重新设置为“255.255.255.0”后,再次拨号,连接上,又被改回原来的“255.0.0.0”,这是怎么回事呢,是否需要在注册表中设置什么?谢谢...
cosmo.wu 嵌入式系统
基于先验预知的动态电源管理技术
摘要:“动态电源管理”是动态地分配系统资源,以最少的元件或元件最小工作量的低耗能状态完成系统任务的一种降低功耗的设计方法。“动态电源管理”技术中包括使系统能达到有效节能的一系列方法。这些方法控制“电源管理”在系统元件空闲时,系统元件是否进入低耗能状态和何时进入,本文主要介绍动态电源管理的重要方法——预知方法。关键词:动态电源管理 静态预知方法 动态预知方法 引言 电子系统可视为是种类不同的元件集合...
zbz0529 电源技术
【实用工具】Visio画时序图组件
Visio画时序图组件,实用方法很简单,下载,解压,然后放到一个固定的位置,Visio默认的查找位置为D:\用户目录\我的文档\我的形状然后打开Visio,选择更多形状,我的形状,一般就添加进来了,没有添加的话,点击组织我的形状,看看下面有没有vss格式的三个文件,如果有的话,关掉重开就有了。attach://458494.rar...
小梅哥 Altera SoC
用ModelSim仿真FIFO (转)
[p=26, null, left][color=rgb(82, 82, 82)][font=Arial][size=16px]由于仿真FIFO需要时钟资源,故使用了前一篇文章中使用的PLL模块。[/size][/font][/color][/p][p=26, null, left][color=rgb(82, 82, 82)][font=Arial][size=16px]在仿真FIFO模块时,我...
chenzhufly FPGA/CPLD
请问,数码管显示亮度不够 为什么?
我用的是共阴数码管6个,P1口连接数码管各段,P0口控制数码管的关断导通。我现在是这样连接的:P1口出来接了个9脚5.1K的单排阻排(有标志的那头连接5V电源),其余8脚对应P1的8脚,然后连接220欧的电阻,连到NPN二极管(9013)的基极,二极管发射极接地,集电极接数码管中间的阴极。P0口8个对应数码管显示的abcdefg dp段,P0口同样接了个9脚5.1K的单排阻排(有标志的那头连接5V...
pangxie 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 78  243  526  840  1536 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved