电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

54122-106-46-1000R

产品描述Board Connector, 92 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Kinked Leads Terminal, Locking, Black Insulator, Receptacle,
产品类别连接器    连接器   
文件大小107KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 全文预览

54122-106-46-1000R概述

Board Connector, 92 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Kinked Leads Terminal, Locking, Black Insulator, Receptacle,

54122-106-46-1000R规格参数

参数名称属性值
是否Rohs认证不符合
Objectid305989185
Reach Compliance Codecompliant
Country Of OriginFrance
ECCN代码EAR99
YTEOL9.4
主体宽度0.19 inch
主体深度0.394 inch
主体长度4.6 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合AU ON NI
联系完成终止Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料POLYETHYLENE
JESD-609代码e0
制造商序列号54122
插接触点节距0.1 inch
匹配触点行间距0.1 inch
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
PCB触点行间距2.54 mm
电镀厚度30u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.12 inch
端子节距2.54 mm
端接类型SOLDER KINKED LEADS
触点总数92

文档预览

下载PDF文档
PDM: Rev:K
STATUS:
Released
Printed: Mar 10, 2011
.
【ESP32-Korvo测评】一:ESP32-Korvo音频开发板硬件电路连接
本帖最后由 数码小叶 于 2021-1-21 08:19 编辑 ESP32-Korvo音频开发板由两块电路板组成,本来想第一步上电的,结果第一步还是把螺丝拧了 522033 一块主板包含 ESP32-WROVER-E ......
数码小叶 国产芯片交流
AD844的2、5脚的电流为什么不相等???
AD844的2、5脚的电流为什么不相等??? 2脚是个变化的电流,5脚是个固定的电流,怎么回事?? ...
laifeipeng 模拟电子
【视频】一拖三-巨牛的空调内外机解决方案
做过空调的人,都知道目前大多的解决方案是内机和外机是通过不同的电机控制板来进行控制。这样的结果就是成本升高,设计复杂, 维修困难。 飞思卡尔针对这种情况,开发了一种基于DSC的单板电机 ......
qinkaiabc NXP MCU
【好书推荐】[学通C语言的24堂课].刘彬彬&孙秀梅.扫描版
中文名:学通C语言的24堂课 作者:刘彬彬 / 孙秀梅等 图书分类:软件 资源格式:PDF 版本:扫描版 出版社:清华大学出版社 书号:9787302257288 发行时间:2011年 地区:大陆 语言:简体中文简介 ......
qinkaiabc 编程基础
UCF文件中时序约束的语法
约束UCF文件,从Constrains Editor直接输入是最方便、最直接的添加约束的方法了。我总结了以下几种常用的语法: 2 \- i: Tu/ Q! k2 u" T2 v* r; H" M$ `" A6 Q7 s4 x1)周期约束 ; n, M$ i6 B! ......
eeleader FPGA/CPLD
【设计工具】使用retiming提高FPGA性能
Retiming is an intelligent process of moving and balancing registers backward and/or forward across combinatorial delay paths to obtain an optimum timing while maintaining the func ......
sdjntl FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1114  2527  1582  2160  2531  42  11  37  48  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved