电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC535M000DG

产品描述CMOS/TTL Output Clock Oscillator, 535MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC535M000DG概述

CMOS/TTL Output Clock Oscillator, 535MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC535M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率535 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
片内逻辑分析仪的几个概念
触发器:引发数据记录的条件。触发器序列:一组存在先后顺序的条件,只有满足这些条件后,才会引发数据记录。 触发器端口:触发器中的变量。 匹配单元:触发器中的逻辑比较单元。 触发计数器 ......
besideyou FPGA/CPLD
住宅配电智能化
146682 ...
smartmcb 工业自动化与控制
[linux]如何实现两台蓝牙设备间的音频传输?
我手上有几片一模一样的linux操作系统的板子 带有蓝牙芯片,支持bluez 请问如何在两台之间实时pcm传输音频?(不是传输文件) 我在网络上找到的例子都是linux主机与蓝牙耳机之间的解决方案 ......
zhouhongsen Linux开发
请教各位大神,有没有674X的例程啊,非常感谢^^
我是新手。都没有怎么接触DSP。以前做过一点单片机。 现在上手674X这个型号 请教各位大神,有没有674X的例程啊, 或者告诉我哪里可以找到例程啊~我在TI的官网上找了好久,没有找到啊。谢谢 ......
leptaya DSP 与 ARM 处理器
自己设计流片的mcu ,cortex M0 2.5RMB!!!
此内容由EEWORLD论坛网友dlbai原创,如需转载或用于商业用途需征得作者同意并注明出处 48Mhz 32K flash 4k sram ,qfn32 cortext M3 72Mhz ......
dlbai stm32/stm8
对付职场抑郁从自我做起
“小伎俩”帮你拿下新工作 求职难,求一份渴望已久的工作更难。掌握一些“小伎俩”或许能让你缩短与成功之间的距离。 主动问问题。很多求职者在面试之前会先对企业进行一番调查考证,但 ......
eeleader 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 145  1759  2843  2417  889  25  22  26  4  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved