电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB765M000DG

产品描述CMOS/TTL Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB765M000DG概述

CMOS/TTL Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB765M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率765 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
集成电路非直接代换
非直接代换 非直接代换是指不能进行直接代换的IC稍加修改外围电路,改变原引脚的排列或增减个别元件等,使之成为可代换的IC的方法。 代换原则:代换所用的IC可与原来的IC引脚功能不同、外形不 ......
dianzijie5 单片机
求救 如何访问片内xdata
大致情况是这样的,我选用了 SM5964 单片机 但是不知道如何访问它支持的1024 Bytes On-chip RAM 我现有手上的程序原来是支持xdata(large模式编译),现在想让它不用xdata, 哪位高人能给些经验 ......
xjtuwugang 嵌入式系统
如何在驱动里面读取信息
我参照WinCE驱动的写法,写了一个驱动, 通过程序也可以成功调用驱动,现在我想知道如何能在驱动里面读取程序发送过来的信息(writefile发送过来的),驱动里面应该是在这里来实现的吧 DWORD ......
xuesong999 嵌入式系统
我想学习
...
syliming 微控制器 MCU
DSP高速采样方案
由于毕设项目需要,此模块有两个功能 1. 对两组信号进行采样,一是频率最高1M的可调正弦电流信号,考虑谐波后,采样频率定位3MHz 另一个是磁环次级的感应电动势,考虑谐波影响,采样频率至少 ......
懒散的虫子 DSP 与 ARM 处理器
请大家帮帮出个注意。 国内企业视频监控vS 外企交换机研发
麻烦大家出个注意,现在有两个OFFER,不知道那个行业以后更有发展,没想到找工作难,现在有了反而更难决定了。希望大家能帮出点意见,在此谢谢了啊...
IceAg 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1823  2522  503  2559  1931  49  3  51  58  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved