电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB704M000DG

产品描述LVPECL Output Clock Oscillator, 704MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB704M000DG概述

LVPECL Output Clock Oscillator, 704MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB704M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率704 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430 Flash的读写
小弟最近需要用Msp430的Flash存储功能,看了网上大量的资料,可是都云里雾里的没看明白。具体由这些疑问: 如果MSP430 Flash中已经存在若干数,具体数量不知。当想再向Flash中写入一个数据时, ......
devil143 微控制器 MCU
电感的基本知识
磁性元件的设计是开关电源设计中的重点和难点,究其原因是磁性元件属非标准件,其设计时需考虑的设计参数众多,工艺问题也较为突出,分布参数复杂。 1 电磁学基本概念及公式 基本概念 1)磁 ......
电感厂家 工业自动化与控制
中华嵌入式人才库个人、企业免费求职招聘
招聘信息 企业急需单片机、嵌入式销售、开发、系统工程师以及项目经理(就职地点北京、青岛、杭州、上海、深圳) 1. 嵌入式企业急需市场销售、软件研发、黑、白盒测试、项目经理等职位, ......
yuandian 嵌入式系统
USB接口芯片 CY7C68013 (1)
Y网站上至少公布了三个版本的驱动程序1、早期EZUSB.SYS,目前CY网站上已经删除,当然现在也能用。2、后期CYUSB.SYS,这是给FX2和FX2LP写的驱动,随着《CY3684 EZ-USB FX2LP开发套件》一起发布。 ......
chenzhufly FPGA/CPLD
Sate210售价和服务范围说明 V1.3(购买必看)
目录 1.Sate210 售价说明... 2 1.1 套餐一(核心板+底板+4.3’LCD)介绍... 2 1.2 套餐二(核心板+底板+7’LCD)介绍... 3 1.3套餐三(不含LCD)介绍... 4 1.4 Sate210 核心板价格... 5 1.4.1 S ......
gooogleman 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 816  1113  1921  2510  2235  56  28  31  18  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved