电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB385M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB385M000DGR概述

CMOS/TTL Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB385M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率385 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
。。。
逛论坛,看大家做的东西,有一些感触,特此记录:强人太多了,我还很渺小,看到他们的成果,就有一种冲动,崇拜,惊叹,羡慕,还真有点无法用语言表达的此刻内心感觉。。。加油!呵呵呵,有点小 ......
mz1205 聊聊、笑笑、闹闹
MSP430F4152闲聊
1. 近期弄了下F4152, 开始是弄个串口打印,还算顺利,遇到个现象就是串口接收中断和发送中断(作为一个),以及总中断(作为另一个),二者只能有一个使能,若都使能,串口功能异常,尝试了几 ......
springvirus 微控制器 MCU
电话远程控制电路图
请各位大虾们给我看看下面的电路图是否有问题,那些地方需要改进的,我向实现电话远程控制的,包括振铃检测电路,CPU2051,解码电路MT8870,开关电路,离线/上线/复位电路,电源电路组成。现在赞 ......
TSB51 嵌入式系统
verilog编译问题
我昨天关电脑之前程序能正常编译,但是今天早上再次打开就不行了,有图示错误,查看了一下具体报告如图,这是什么原因造成的;之前我也遇到过类似情况,是我的程序有bug吗?C:/Users/Maxwell-CZ ......
Maxwell_CZH FPGA/CPLD
CCS DEMO版到期了怎么办?
大家好,我刚接触PIC单片机,选用的CCS编译器,感觉确实适合初学者,用PIC16LF1823成功做好了一个项目。可是现在麻烦来了,用的DEMO版到期了,重装也不行,好吭爹呀。什么都做了 ......
wjl882008 Microchip MCU
菜农"友情征婚"香公主~~~
菜农"友情征婚"---两数积的平方是否等于两数平方的乘积? 最近菜农恶补广义相对论和HotWC3密码后,更加迷茫~~~ 感觉数和光一样也会发生“数据扭曲”,困惑之中,期待好心人答复 ......
qigan stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 84  2452  855  2539  1645  26  37  24  3  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved