电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC1127M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC1127M00DG概述

CMOS/TTL Output Clock Oscillator, 1127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC1127M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1127 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【C2000使用经验】错误提示解决办法一,
错误提示: warning #10247-D: creating output section "csmpasswds" without a SECTIONS specification 解决办法: 这是由于使用DSP2803x_CSMPasswords.asm文件的原因,但CMD文件中 ......
dontium 微控制器 MCU
ADI新发布了Blackfin 50X系列DSP
ADI新推出的一系列定点DSP处理,504、504F和506系列。 我们先来看一看他们的性能比较: 35247 35248 实际上,50X系列打出的口号就是高性价比,我们可以看到,该款产品的主频高(40 ......
凯哥 DSP 与 ARM 处理器
想找一份ov7670的RGB565初始化代码
目前摄像头能显示,可是总是灰白图,那个手册说的太扯了,对不上, 那位兄台做过初始化为RGB565 的代码,就初始寄存器的配置就行,谢谢。 ...
huo_hu 单片机
为什么我在网站下载芯片资料都是EXE格式的?
为什么我在贵网站下载芯片资料都是EXE格式的?...
yixing2003 为我们提建议&公告
如何权衡BGA信号定义和连接器信号定义冲突
我们知道BGA信号定义和连接器信号定义有时会有冲突,比如BGA侧的出线和连接器的出线,无法同时做到理想的TX、RX分层,总有一侧是有过孔的串扰影响,那么我们该如何权衡呢? ...
ohahaha PCB设计
FLASH BLOCK_STATUS_RESERVED 在哪里标记
各位大哥: 我在查看 6410 的 EBOOT 里面都找不到 FLASH BLOCK_STATUS_RESERVED 这些标记在哪里标记 请各位指点一二~! 谢谢...
pheonix170 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2587  41  637  628  1722  53  1  13  35  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved