电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB867M000DG

产品描述LVDS Output Clock Oscillator, 867MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB867M000DG概述

LVDS Output Clock Oscillator, 867MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB867M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率867 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FPGA设计经验之边沿检测
在同步电路设计中,边沿检测是必不可少的! 例如:在一个时钟频率16MHz的同步串行总线接收电路里,串行总线波特率为1Mbps。在串行总线的发送端是在同步时钟(1MHz)的上升沿输出数据,在接收端 ......
eeleader FPGA/CPLD
关于JTAG口下载程序问题
我用的是F1611的单片机,IAR软件里面的设置都应该没有问题,其中JTAG口:1(地),2(悬空),3(+3.3V),4(RST),5(P2.2),6(P1.1),7(TCK),8(TMS),9(TDI),10(TDO/TDI),其中 ......
zbk81023 微控制器 MCU
小白求助 Bluenrg lp烧写问题
bluenrg lp 345 用J link mini换winusb驱动 RF Flasher烧写官方skd(sdk1.2 mdk编译 器件选择bluenrg345)编译无措,烧写正常完成,但程序好像没有执行...
rarraup ST传感器与低功耗无线技术论坛
什么是E金币?有什么用?听说有人用它兑换iPhone了
经常有网友不了解论坛E金币是什么,有什么用,如何用E金币兑换礼品,怎么获得等等…… 下面就给大家解释下,如果还有不清楚的地方欢迎跟帖提问 1、什么是E金币?有什么用? E金币是EEWORLD ......
eric_wang 为我们提建议&公告
NVIC优先级把我的头都搞大了,
请哪位大侠能详细讲解一下吗?...
minicrab stm32/stm8
windows mobile 6.0 的DSHOW 应用程序的开发环境
现在我想开发一个实时流媒体播放器,在WM6的手机上使用,播放器要采用H.264解码。现在想调用dshow中的API来作,请问应该采用什么样的环境 。我有几个选择 1.用PlatForm Builder 5.0,加上winc ......
pengdingbo 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2411  914  1319  356  231  46  9  38  26  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved