电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA1089M00DG

产品描述LVDS Output Clock Oscillator, 1089MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA1089M00DG概述

LVDS Output Clock Oscillator, 1089MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA1089M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1089 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【米尔边缘AI计算盒FZ5测评】Ubuntu系统的移植(一)——硬件平台的搭建
本次将尝试对开发板进行二次开发,首先将开发板上移植Ubuntu系统。首先将创建一个PS侧可以正常工作的最小系统。实际上可以使用米尔电子官方提供的tcl脚本直接创建工程,但是为了学习配置过程, ......
zzx1997 嵌入式系统
FPGA如何入门?
毕业好几年了,想学FPGA。。。但不知道该从何下手...
ponylab 嵌入式系统
开关电源项目实战解析2-开关电源PCB设计
1、PCB对应的SCH网络要对应,方便后续更新,花不了多少时间的。 2、PCB的元器件封装,标准库里面的按实际情况需要更改,贴片元件焊盘加大;插件元件的孔径比元件管脚大0.3mm,焊盘直径大 ......
木犯001号 电源技术
出租车计价器 大赛论文
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 46215 ...
dtcxn 电子竞赛
北京知名通信公司招聘射频工程师
射频工程师 年薪18-22W 岗位职责: 1、负责射频相关设计方案的可行性分析和实施; 2、负责射频电路原理图、PCB板设计,撰写射频调试方案、射频概要设计以及射频详细设计方案,射频电路调试 ......
e1065037772 求职招聘
EEWORLD大学堂----机智云—个人开发者录制的开源框架视频
机智云—个人开发者录制的开源框架视频:https://training.eeworld.com.cn/course/26656...
EE大学堂 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1133  665  452  241  1294  14  40  34  58  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved