电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1292M00BG

产品描述LVPECL Output Clock Oscillator, 1292MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1292M00BG概述

LVPECL Output Clock Oscillator, 1292MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1292M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1292 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
楼宇自动化远程监控系统的集成应用研究
摘 要 将 lnternet/Intranet和控制网络集成于一体的楼宇 自动化远程监控 系统是 当前智能楼宁领域的一个研究热点。本文先分析 了现场控制 网络与 lnternet/lntranet的集成技术 利用嵌入式 Web ......
frozenviolet 工业自动化与控制
在请教一个关于msp430中断的问题
我想用430的io中断来接收红外遥控的信号,请问在430 io设置为中断口时,可以用来作为输入信号使用吗?要不然该如何接呢?...
qianguang1989 微控制器 MCU
C语言设计入门
C语言设计入门...
Smithlee89 单片机
Divisor Latch Access Bit
Divisor Latch Access Bit,这是什么位,有什么用,在设置UART时用的,看程序看不明白 为什么要这样: U0LCR = 0x83; /* 8 bits, no Parity, 1 Stop bit*/ Fdiv = ( Fpclk / 16 ) ......
yjqlife2008 嵌入式系统
你能接受打卡吗
前几天,一帮朋友吃饭,说起某同行的单位不但要打卡,而且还是指纹打卡。当时就觉得这家单位真变态。我曾经呆过好几家公司,只有一家是打卡的,而那家在业内以克扣员工而闻名,离开那家时你不会 ......
向农 工作这点儿事
说说自己看过哪些FPGA方面的经典书(有奖)
359021 包括知道哪些经典书,给大家推荐也行。最好能简要介绍一下,好在哪。看过哪些烂书,吐个槽也行。(或者在自己以往的开发过程中,进过哪些坑,说出来大家分享一下) 如果EE下载中心没 ......
高进 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 134  2569  2434  1870  2031  12  51  38  19  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved