电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC61M0000DG

产品描述LVPECL Output Clock Oscillator, 61MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC61M0000DG概述

LVPECL Output Clock Oscillator, 61MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC61M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率61 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+3串3并LED
这个可以照明用的啦,适应,方便 ...
pleasemissme 模拟与混合信号
请教DSPBIOS的问题
在工程中,添加保存配置文件后生成的.cmd和.cdb文件 编译报错: js: \"./ti_dilate_test.cdb\", line 4: missing ; before statement js: object CACHE_L2 :: MEM { js: ............ ......
damofeishazcj DSP 与 ARM 处理器
电子罗盘HMC5883FPGA程序
本人现在在测试电子罗盘HMC5883,网上好多是单片机编的,有谁有用verilog编的发给小弟下,谢谢啦。 ...
zhuhuaiyi5 FPGA/CPLD
EEWORLD大学堂----2015 TI 音频创新日 (4) 面向条形音箱 (BT/WIFI) 的音频解决方案与完整的参考设计
2015 TI 音频创新日 (4) 面向条形音箱 (BT/WIFI) 的音频解决方案与完整的参考设计:https://training.eeworld.com.cn/course/2230...
hi5 模拟电子
2008电子设计大赛器件仪器清单 题目预测
本帖最后由 paulhyde 于 2014-9-15 09:39 编辑 2008电子设计大赛器件仪器清单以及题目预测1.基本仪器清单 双综20MHz普通示波器;60MHz双踪数字示波器;低频信号发生器;脉冲信号发生器;高 ......
歹匕示申 电子竞赛
什么是变换域和空间域
刚刚学习这个,有些名词不是很了解 ,希望大家帮帮忙...
chenmaoxiong 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1398  173  227  1983  2627  29  4  5  40  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved