电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AD307M200BG

产品描述LVPECL Output Clock Oscillator, 307.2MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550AD307M200BG概述

LVPECL Output Clock Oscillator, 307.2MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AD307M200BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率307.2 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
EEWORLD吉尼斯的总榜第一谁来PK
欢迎大家来PK排行榜的第一名!EEWORLD发帖量总榜 59839 大家来比一比,谁能打破第一名的记录,我把我的家产(芯币)奉献出来!:loveliness: ...
maylove 聊聊、笑笑、闹闹
verilog硬件原语
verilog硬件原语课件...
zgjxncytl FPGA/CPLD
蓝牙串口开发
WINCE下 开发一个蓝牙串口通讯的小软件.用在PDA手机上.软件用来主动搜索其他蓝牙设备....
hhs6853 嵌入式系统
[许愿楼] 2013年,我有一个愿望!
新的一年,我们总会自觉不自觉地对过去一年做个归总,然后列出未来一年自己要实现的N多愿望。 何不在EEWORLD晒晒自己的新年愿望或计划,在2013年结束的时候,回过头来看看自己的愿望是否实现 ......
EEWORLD社区 聊聊、笑笑、闹闹
ULN2003 控制
本帖最后由 常见泽1 于 2015-11-23 08:51 编辑 ULN2003ULN2003 是高耐压、大电流复合晶体管阵列,由七个硅NPN 复合晶体管组成。引脚介绍:222285 引脚1:CPU脉冲输入端,端口对应一个信号输 ......
常见泽1 瑞萨MCU/MPU
基于STM32+LTC2440的小台表
http://bbs.38hot.net/data/attachment/forum/201801/13/131934fvvovfjfovovbaa1.jpg.thumb.jpg这是一款多http://bbs.38hot.net/data/attachment/forum/201801/13/132515bss7878xztsrhrww.jpg ......
zwei9 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 726  1273  1742  1319  206  41  14  17  29  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved