电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC106M000DG

产品描述LVDS Output Clock Oscillator, 106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC106M000DG概述

LVDS Output Clock Oscillator, 106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC106M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率106 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
漫游暴利需理智与国际接轨
漫游暴利需理智与国际接轨 2006-7-20 经历了两个月的僵持与博弈后,日前,欧盟委员会最终宣布,从明年上半年开始向欧洲手机漫游费施加上限限制,预计漫游费将会下降一半。尽管该举措受到不少运 ......
hkn 无线连接
深圳智能穿戴式设备技术及应用峰会
今天在深圳参加第四届深圳智能穿戴式设备技术及应用峰会。先上两张照片 ...
dcexpert DIY/开源硬件专区
TI MSP-EXP430FR5739实验板套件
刚刚接触MSP430单片机,搞个板子来学习学习~...
huahuajiayuan 微控制器 MCU
新年新计划之打卡
愿一生像一天般完整。 坚持。 本贴作为计划打卡贴。 加油! 2018年1月4日 1.开看王小波的《沉默的大多数》 2.运动先拉筋,太久没动啦,今天主要各种伸展运动+平板撑。开膛破肚后总不敢太 ......
okhxyyo 聊聊、笑笑、闹闹
PIC18F2580不断自动复位,求高手解释
用PIC18F2580,硬件和之前一样,程序也和以前一样,之前用的都很好 没有任何问题 今天重新焊了个板子,出大问题了,程序烧进去后就自动的不断的复位,再复位。。。。 为什么呢???...
yuexian85 Microchip MCU
通信行业本科生与研究生有多大区别?
不知道通信行业一个本科生与一个研究生有多大区别? 如果自己今年考不上不知是再来一年还是现在就业? 有些许的迷惑,请前辈、朋友们不吝赐教...
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1787  2768  1299  1554  84  29  22  23  57  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved