电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB903M000DG

产品描述LVDS Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB903M000DG概述

LVDS Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB903M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率903 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高速路桥,充分利用
我们的论坛上,也可以通过点击发言者的名字直接进入他的空间主页了。这个重要调整修改恰似在我们每位朋友之间搭建了one-to-one的高速路桥,可以更深入地讨论问题,可以更全面地互相了解,加深 ......
xiaoxif 为我们提建议&公告
快速学习汇编的方法
可能有一些人士认为汇编不重要,现在都有C语言编译器了,为什么还需要学习汇编?这个问题需要对不同的人去分来看,如果是学习上层应用软件的,汇编的确不那么重要,但是如果是底层驱动或者平台 ......
jorya_txj 嵌入式系统
如何面对“串口与modern通信转换”的项目难题,把分送完,只求解决
最近给一个台湾生产商做了一台仪器,其中有功能是用pc机的232串口命令控制仪器的一个模块, 一切OK马上交货,但客户临时要求加一个功能:用电话线远程控制该模块!最直接想法是,电话两旁各 ......
chenjianyong 嵌入式系统
急招赴日软件项目开发主管级(非中介,不收费)
10月下旬日本客户集中面试,急招赴日软件开发主管级。住宿和交通费用全部公司承担 要求: 1. 大学本科以上学历,计算机相关专业 2. 至少2年以上对日项目开发经验,有一点管理经验 ......
mfxbb 嵌入式系统
【报名贴】团购real6410标配开发板
团购real6410标配开发板,板子具体情况见https://bbs.eeworld.com.cn/thread-298330-1-1.html经过我这几天和real6410的工程师的交涉,允许我们EEWORLD会员团购,并且稍后会有我来建立一个QQ讨论 ......
wanghongyang 淘e淘
msp 430f5438 统一的时钟系统 中文资料
msp 430f5438 统一的时钟系统 中文资料 对初学者很有帮助...
sunxg 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 683  530  618  381  878  14  11  13  8  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved