电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AC000243BG

产品描述LVPECL Output Clock Oscillator, 560MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

552AC000243BG概述

LVPECL Output Clock Oscillator, 560MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AC000243BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 532.00000 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率560 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
MLC NandFlash K9G8G08 的问题
环境:Eboot + Wince 6.0,pxa270 CPU,Samsung K9G8G08 1G Bytes NandFlash。 现象:在nandflash存储的数据丢失。 往nandflash里面拷贝程序,都可用。但是一重启就丢失了。 nandflash分为 ......
双手互搏 嵌入式系统
[原创] 【Nucleo-F413ZH】开发板测评__环境搭建以及一灯大师修炼手册
本帖最后由 一厢情愿 于 2016-12-18 00:54 编辑 拿到板子已经三天了,板子真的很好看,放在电脑前面,每天回家都忍不住看它两眼,家里的网速很差,捣鼓了一天的STM32F413的pack下载,一直没 ......
一厢情愿 stm32/stm8
高频开关电源
高频电源系统方框图   高频开关整流器一般是先将交流电直接经二极管整流、滤波成直流电,再经过开关电源变换成高频交流电,通过高频变压器变压隔离后,由快速恢复二极管高频整流、电感电容滤 ......
zy83103 电源技术
armcc 编译问题请教
strlen("bdfasf"); 用armcc -c 编译 出现 line 10: Error: C3028E: : implicit cast of pointer to non-equal pointer 如果 这样 strlen((unsigned char *)"bdfasf"); 编译便 ......
benjiangmail ARM技术
自己绕制变压器
本帖最后由 paulhyde 于 2014-9-15 03:53 编辑 求自己绕制变压器的方法,参数计算及注意事项(全国电子设计大赛,高频磁芯),高手请进... ...
Kinger0 电子竞赛
图像缩放算法的研究与FPGA设计
494120 ...
至芯科技FPGA大牛 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 677  1851  1114  2863  1104  33  32  59  50  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved