电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1224M00DG

产品描述LVDS Output Clock Oscillator, 1224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1224M00DG概述

LVDS Output Clock Oscillator, 1224MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1224M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1224 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

又一代神U?麒麟820跑分公布:单核/多核均超越麒麟980
3月22日,继早前荣耀方面官宣新款荣耀30S将首发搭载麒麟820芯片后,今日网友晒出了麒麟820芯片的Geekbench跑分成绩。 从跑分截图来看,麒麟820芯片的Geekbench4单核/多核跑分均超越了麒麟 ......
seike ARM技术
单片机与人机界面HMI通信组网工程技术分享
资料下载:73082 73083 73084...
wqlcd_911 51单片机
请问C2000活动的板子审核未通过,还可以用得到的50E金币换购么?
请问C2000活动的板子审核未通过,还可以用得到的50E金币换购么?...
7leaves 微控制器 MCU
内核移植的问题
自己编译的一个内核,版本为2.6.24.4,文件系统用的是1.9.2,交叉编译工具用的是3.4.1, 内核已经下到板子上了,现用nfs文件系统测试,启动已经成功。然后将一个nfs服务器共享的文件 挂到板子上 ......
zhaoyanfeng 嵌入式系统
protous 8.9 绿色版
本帖最后由 dcexpert 于 2019-5-27 22:06 编辑 去掉了3D模型(MCAD)、编译器(Tools)、帮助文件(HELP)等文件,可以正常仿真,展开后大小约600M。 绿色版仅供大家学习使用,不要用于其他 ......
dcexpert MicroPython开源版块
浅谈驱动能力与时序的关系
Local Bus是单板中最常用的总线,它既可以工作在同步方式下(如SDRAM),也可以工作在异步方式下,几乎每块单板都必须使用它。它的拓扑接口如图 1所示。 图 1 Local Bus基本拓扑图 图 ......
鬼谷清泉 模拟电子

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1440  1841  1010  1185  772  29  38  21  24  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved