电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB619M000BG

产品描述LVPECL Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB619M000BG概述

LVPECL Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB619M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率619 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
wince中断没有激活事件
问题是有关WINCE中断的, 我已经调用InitialInterrupt()成功,sysIntr = 44, OEMInterruptHandler()也成功执行了(即中断成功产生了,也被系统成功捕获了),该函数返回sysIntr = 44,但是却没有 ......
xyouhai 嵌入式系统
给电池充电的时候同步软件连接不上,看了半天感觉不到电池充电和同步软件有啥关系。
昨天,发现一个BUG。 ——给电池充电的时候同步软件连接不上 我是这么操作的,我本来用着电池后来快没有电了,我就插入充电电源,然后点击那个我的电脑里面的图标,很慢才打开,但是里面 ......
qiquanwei225017 嵌入式系统
电源不能完全关断,有4~5MA的漏电,望高手赐教
恳求各位师傅、前辈,看看该电路哪儿配置不对,现在的问题,接上负载(语音芯片)有4~5Ma的漏电。 望赐教,谢谢! ...
lyx_wq 电源技术
示波器触发的工作原理和作用
要了解示波器的触发,我们首先就要明白示波器的触发有什么作用。我们来看当前示波器处于运行状态,示波器捕获的是一个正弦波,它看起来似乎是禁止不动的,我们将画面放大观察,就可以发现其实波 ......
Micsig麦科信 测试/测量
免费看视频,赢折扣,让TI多核DSP助您运筹帷幄、决胜千里!
TI 课程《keystone C66x Corepac》上线了。:) 【课程大纲】 C66x CorePac in KeyStone C66x CorePac Features Interface to the SOC Interrupt Controller Power Management Debug and ......
EEWORLD社区 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1293  585  166  2409  2742  20  21  58  50  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved