电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550FC100M000BG

产品描述LVDS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550FC100M000BG概述

LVDS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550FC100M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压2.5 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率125 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
关于解决的controlSUITE里面中文是乱码的问题
https://12.eewimg.cn/bbs/data/attachment/forum/month_1303/20130311hxyuyaeugvax3gwx.png 141700 ...
qinkaiabc 微控制器 MCU
高手们帮忙看看这个题?
最近在看到山东省电子设计竞赛的一个题目,大家看看怎么做?注意看说明部分哈 低功耗电波钟的设计制作(B题) 【本科题】 一、任务 设计并制作一台低功耗电波钟。 二、要求 1.基 ......
peter__dai 能源基础设施
板子调试完毕,好happy
65705还好没出问题,哈哈。。。...
chenzhufly 聊聊、笑笑、闹闹
定时与外部中断导致死机
配置好INT_TIMER0A定时 和外部出发中断INT_GPIO 单独工程没问题。。 放在一起, 只要一触发外部中断就死机,定时器就不动了 而且不进入端口中断服务 有遇到着情况的 ......
H_LL 微控制器 MCU
串口波特率设定有什么规则么,为什么是2400,9600,19200......
本帖最后由 shijizai 于 2018-12-14 15:13 编辑 串口波特率设定有什么规则么,为什么是2400,9600,19200......,就像下面这个表中的波特率所需值,为什么是这些取值?是波特率取值有什么规则么 ......
shijizai stm32/stm8
到底CC2650支不支持JLINK调试?这里有答案
http://processors.wiki.ti.com/index.php/CC13xx_CC26xx_Tools_Overview#Segger_J-Link 247117 247118 ...
littleshrimp 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1698  2547  1222  2507  603  28  29  19  25  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved