电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC46M0000DG

产品描述LVDS Output Clock Oscillator, 46MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC46M0000DG概述

LVDS Output Clock Oscillator, 46MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC46M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率46 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
汽车类 400W、48V 电池输入、12V 输出电源参考设计
TI公司的TIDA-01407是用于汽车的36V-60V输入12V输出的400W汽车电源参考设计,采用增强的相移全桥控制器实现可编延时,从而保证了各种工作条件下零电压开关(ZVS).输出采用同步整流,具有快速瞬态响 ......
alan000345 模拟与混合信号
【Altera soc 体验之旅】+延时链测试以及亚稳态分析1
延时链测试以及亚稳态分析 1.前言 194401 图 1 静态时序分析的超前进位延时链信息 在上一篇(基于超前进位延时链的时间数字转换器)中,使用TimeQuest分析了延时链的cin到cout的延时 ......
xiaomai516 FPGA/CPLD
小偷之我见
快过年了,往往这个时候有一群人是最忙碌的!一年到头就靠着这几天的收成了,都说秋天是丰收的季节,而对于这群人来说,春运不仅温暖了亲朋好友,更是化作一股春风带他们带来了温暖! 关 ......
张无忌1987 聊聊、笑笑、闹闹
你希望试用哪种无线芯片样片?
坛子里有个可爱的热心坛友,愿意免费支持一些无线样片, 大家希望试用哪种无线样片呢?那种大家可以一起做一做,学一学的样片~~~ 期待提建议 238682 ...
soso 无线连接
下一步怎么处理?
520768 ...
lanhua ST MEMS传感器创意设计大赛专区
今天收到了期待已久的测风仪
今天终于收到了之前提到的测风仪,东西很精致。 要感谢向农姐,还有dallas的工程师!谢谢你们给我这个认识新设备的机会! 先来个照片给大家看看 本帖最后由 sjl2001 于 2009-12-21 ......
sjl2001 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1584  1507  2339  605  1780  11  53  29  13  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved