电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB247M000DG

产品描述LVDS Output Clock Oscillator, 247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB247M000DG概述

LVDS Output Clock Oscillator, 247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB247M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率247 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
运放增益倍数问题
439145这是一个高斯噪声发生电路,第一级从电阻处产生热噪声,第二级为反向放大电路,第三级为同相放大电路。不明白的是第一级的白噪声到底是来自于10K电阻还是1K电阻。第一级可以看作是同向放 ......
傅里叶的猫 模拟电子
基于单片机的万能遥控设计与实现
运用ISD1760芯片的录音功能来录制其他遥控发出的红外波,以此原理设计一个万能遥控。 重点需要研究的问题: ISD1760录音、无线收发模块。 麻烦大家给个思路,,参考···谢 ......
myseaweed 嵌入式系统
有选I 题的吗 进来吧
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 里面的哪个 led灯的横流驱动怎么做啊 ...
TSB71 电子竞赛
汽车维护注意螺纹防松措施
辆汽车需要很多螺纹副对其各部位实施连接,且连接牢固与否直接影响着汽车的使用。在汽车设计时对此应采取相应防松措施。常用的摩擦力防松有弹簧垫防松、预紧力防松或特制的自锁螺纹等;机械方法 ......
frozenviolet 汽车电子
hyperlink的两个dsp如何单个控制两个dso初始化同步
如题:请教一下各位前辈和大神,万分感谢你的指点迷津 如何在hyperlink中处理两个dsp的初始化同步,需要在一个dsp中控制另一个dsp的初始化,使其初始化同步。 还有就是如何解决hype ......
一丶语 DSP 与 ARM 处理器
XSscale用什么编译器效率最高额? 怎么支持MMX? 菜鸟求指导
RT XSscale用什么编译器效率最高额? 怎么支持MMX? 菜鸟求指导...
liangyumir 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1516  2057  1191  2891  355  13  2  56  45  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved