电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC684M000DGR

产品描述LVPECL Output Clock Oscillator, 684MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC684M000DGR概述

LVPECL Output Clock Oscillator, 684MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC684M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率684 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
卫星拒绝“出让”WiMax频谱,印度将错过无线宽带“革命”?
WiMax论坛警告说,如果不重新分配WiMax服务所需的2.5-2.69GHz频段内的频谱,印度将可能错过无线宽带革命。但是,这一频谱目前被印度的空间部用于其Insat卫星,而它不愿意拱手相让。 WiMax论坛 ......
xuebin 无线连接
招聘:上海高晟腾科技招聘硬件开发工程师
招聘硬件开发工程师 人数:3名 专业要求:集成电路设计与集成系统; 学历要求:大专及以上 工作经验:不限 薪资待遇:面议 招聘对象:社会人才、应届生均可 外语要求: 英语 工作地 ......
surfyou 工作这点儿事
如何将连续输入的多组并行数据转换成串行输出
如何将连续输入的多组并行数据转换成串行输出?求教高手!例如,第一组并行数据为:11,12,14,5,12,现将它们串行输出,输出完后就进行一下组数据的并串转换。...
yuechenping FPGA/CPLD
JEDEC的DDR4技术标准的公布
微电子产业标准机构JEDEC固态技术协会终于发布了下一代同步DDR内存的技术标准:DDR4,它的数据传输速度将比DDR3快一倍,且功耗更低。“JEDEC的DDR4技术标准的公布是数年来世界各地的内存、系统 ......
wstt PCB设计
DSP 通过JETAG 接口的程序下载问题,求助
我现在用的DSP 芯片 TMS320LF2407. 开发阶段采用 CCS3.3配置环境和 SEED -XDS510PLUS 程序下载器,实现开发和应用软件下载,板子上没有串口等通讯接口。 现在产品在现场需要升级DSP芯片内运行 ......
菲菲 微控制器 MCU
求硬件方面的开发资料!!
例如Z80汇编语言资料、硬件驱动程序开发资料、嵌入式开发资料等等!!!...
hy.rf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 188  1246  341  1352  193  56  28  48  17  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved