电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC464M000DG

产品描述LVPECL Output Clock Oscillator, 464MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC464M000DG概述

LVPECL Output Clock Oscillator, 464MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC464M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率464 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电阻可编程振荡器
构建一个时钟应该是最简单的工程设计任务之一,除非你需要它是小型、稳定和可调的。  采用一些传统方法时需要一个 555 型计时器,或一个具有少数分立元件的比较器。不过,这些解决方案耗费宝 ......
fighting FPGA/CPLD
PCB设计电路抗干扰措施
  在电子系统PCB设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性的要求,避免在PCB设计完成后再去进行抗干扰的补救措施。形成干扰的基本要素有三个:   (1)干扰源,指产生 ......
ESD技术咨询 PCB设计
比亚迪e6电池组电池管理系统
本帖最后由 qwqwqw2088 于 2019-4-1 20:39 编辑 1.比亚迪e6电动汽车电池组   e6电动汽车采用磷酸铁锂电池,简称铁电池,也是锂电池的一种,它放在汽车底部,由90个单体电池组成,总电压3 ......
qwqwqw2088 模拟与混合信号
闭路监视系统的组成及雷害成因
1、电视监控系统(Closed Circait Televisiow,简称CCTV),一般由以下三部分组成:前端部分:主要由黑白(彩色)摄像机、镜头、云台、防护罩、支架等组成。传输部分:使用同轴电缆、电线、多芯 ......
jek9528 工业自动化与控制
这里有辆仓库车
:)本次带来一个仓库车的原理图和PCB文件,有兴趣的朋友可以下下来看看 下载连接在此:235166 235168 235167 主板控制原理图和PCB 235169 235170 电机驱动部分原理图及PCB 235171 ......
okhxyyo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 217  390  769  251  1856  34  20  28  44  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved