电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JB109M000DG

产品描述CMOS Output Clock Oscillator, 109MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530JB109M000DG概述

CMOS Output Clock Oscillator, 109MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JB109M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率109 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
找点兼职的事做 嵌入式家教或者接个项目
最近工作比较清闲 找个家教或着接个项目来做做 不知道那位有信息 本人计算机本科学历 3年半嵌入式开发经验...
silow 嵌入式系统
请教STM32F103XX高端系列能不能外接ADC参考电压?
比如高密度系列:STM32F103XC,STM32F103XD ,STM32F103XE 资料显示双通道的DAC转换可外接参考电压。 那ADC转换能不能外接的啊?...
aaixinjue stm32/stm8
msp430g2553的红外接收问题
现在要接收红外信号,将红外接收头的OUT引脚插到了P2.3,打算一遇到跳变就进入中断并计时,不知道程序怎么写了。单片机新手求指导,我的程序现成这样: main(void) { WDTCTL = WDTP ......
宁小小天 微控制器 MCU
请教S3C2410的地址连接问题
请问s3c2410扩展SDRAM时,用ADDR2接了A0,SDRAM是16位的 地址线为什么不从ADDR0开始? 这样接法CPU怎么寻址? ...
jgalz 嵌入式系统
不知道算不算福利啊 LIS3DHTR   
这款 清仓库清出来1397个 原装正品 盘子不在了. 原装带没动过, DC是 18+ 在这里看下有没用的上的朋友 一个4.5元 数量要多少都可以 ...
深圳诺伊斯电子 淘e淘
【TI视频】三路降压电源管理单元LM10524概述
本帖最后由 dontium 于 2015-1-23 11:47 编辑 TI应用工程师Dubocanin为您介绍TI专为固态硬盘应用而设计的三路降压电源管理单元LM10524,它包含了三个降压稳压器,每个降压稳压器都可以通过SPI ......
德州仪器_视频 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 10  865  186  271  2063  45  21  35  11  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved