电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AA104M000BG

产品描述LVPECL Output Clock Oscillator, 104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550AA104M000BG概述

LVPECL Output Clock Oscillator, 104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AA104M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性100%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率104 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
电子智能产品占整车价值已近1/4 并逐年上升
随着电子智能技术水平的不断提高,国际上汽车工业发达国家纷纷将汽车电子智能技术用于汽车零部件,电子智能化零部件比重越来越高,据统计,电子智能产品占整车价值的比例已由80年代末期的5%上升 ......
frozenviolet 汽车电子
晒WEBENCH设计的过程+设计低通滤波器
第一步,选择filter页面设计 163356 第二步,系统过滤结果,选择合适的结构模型设计 163357 第三步,选择第一个6db结构模型的低通滤波器 163358 第四步,设计截图,可以查看相关 ......
youzizhile 模拟与混合信号
【视频下载】十天学会msp430视频教程
本帖最后由 paulhyde 于 2014-9-15 03:09 编辑 第一部分 硬件结构 第一讲 概述 54分钟 第二讲 复位、中断和IO 70分钟 第三讲 异步通信接口1 41分钟 第四讲 异步通 ......
open82977352 电子竞赛
TI标准逻辑和线性产品
TI标准逻辑和线性产品 sunmangu@hotmail.com 谷生:13148823252...
sunmangu DSP 与 ARM 处理器
altium designer哪个版本可以装 win7?
我遇到个小麻烦,altium designer6.9和altium designer 09装过之后能不能正常打开电路图?win7系统 64位的,哪个版本可以正常使用,及出现问题如何解决?...
爱心 PCB设计
关于交叉编译的问题
Quagga 0.99.14开源路由软件在centos本机编译通过,但在针对microblaze芯片petalinux系统编译中出现如下错误.交叉编译前已经成功生成makefile文件(如下),但编译过程中报错,不知道为什么.请 ......
20041302149 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 112  1287  111  338  1820  11  42  4  3  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved