电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1385M00DG

产品描述LVPECL Output Clock Oscillator, 1385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1385M00DG概述

LVPECL Output Clock Oscillator, 1385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1385M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1385 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
奋斗,实现梦想
你完全可以不再愤青,不用羡慕,只需要通过自己的努力,创造属于自己的明天。 我们的创业团队,有全球领先的产品,目前只缺少一位FPGA开发人员。 需要一定的经验,更需要一颗奋斗的心。 有兴 ......
ywf_2002 FPGA/CPLD
【晒样片】+用于消费类产品设计的超低功耗分离轨协处理器(MSP430F5229)
本帖最后由 fyaocn 于 2015-3-30 09:42 编辑 1、第二份订单包括了多个芯片,这个是一款430芯片。通常意义上430系列主打低功耗,外设丰富,选择众多。430以专有的16位RISC CPU为内核,和现在 ......
fyaocn TI技术论坛
通常fpga和arm高速通信各位一般用什么方式
通常fpga和arm高速通信各位一般用什么方式 eeworldpostqq...
量子阱 FPGA/CPLD
北大:嵌入式微处理器系统教程 PDF
在网上偶然的到的嵌入式处理器系统讲义,觉得不错,与大家分享下。 名称:嵌入式微处理器系统 作者:崔光佐普适计算与应用实验室北京大学现代教育技术中心 PDF1:第一讲嵌入式系统概述 ......
soso 嵌入式系统
崩溃了,这不科学~
136694 如图所示,TA在红色语句处进入中断,但我程序里MC0还未置1,此时查看TA的寄存器,MC0和MC1也都为0,为什么会这样呀?怀疑程序里某处MC0置1,所以导致CCIE置1时,立刻进入中断,那寄存器 ......
zzbaizhi 微控制器 MCU
470672736
:) :'( :'( :'( :'( :'(...
63745006 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1584  323  1961  952  787  38  39  27  9  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved