电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC750M000DGR

产品描述LVDS Output Clock Oscillator, 750MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC750M000DGR概述

LVDS Output Clock Oscillator, 750MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC750M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率750 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
国内外科学仪器工业现状及差距
我国科学仪器工业现状   (1)仪器仪表行业具有巨大的市场前景   目前,我国科学仪器的研究开发和产业发展开始逐渐走出低谷,并驶入快速发展阶段。以中国医疗器械市场为例,2000年市场 ......
clj2004000 测试/测量
ARM的嵌入式系统软件设计.rar
ARM的嵌入式系统软件设计.rar...
Understand_Lin 单片机
windows mobile 程序开发
通过网络搜索了很久,但是就是没有找到关于windows mobile 程序开发的东西。 在pc上,可以通过键盘钩子、鼠标钩子等等截取到键盘按键、鼠标移动等信息,那么在ppc上有没有类似的东西可以用呢 ......
wbzh 嵌入式系统
【新手问题】请问zigbee网络中组播和绑定有什么区别?
本人新手,刚刚接触zigbee,现在想要编一个程序,网络由1个协调器,多个终端(或者路由器)的网络构成 程序的功能是使协调器可以向所有终端发送数据,然后终端接到协调器的请求之后,会由自身向 ......
timegetter 无线连接
C6678网口初始化失败
C6678的网络协处理器NETCP模块有两个对外千兆网口,但PDK提供的网口驱动示例只支持单网口,需要做修改。采用多核导航器描述符中的一个字段来区分两个网口完成了这一任务。使用了几个月后没有 ......
Aguilera DSP 与 ARM 处理器
如何实现PXA255用NORFLASH储存NK,用NANDFLASH储存文件?
用PXA255,wince系统,用NORFLASH存储NK并实现加载系统,现想增加一片 2G的NANDFLASH用于存储文件,用usb1.1与PC实现同步后,可向NANDFLASH里 拷贝文件,想问的是,如何使NANDFLASH实现文 ......
laxers 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1482  1449  2595  2411  1347  53  38  13  59  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved