电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA186M000DG

产品描述CMOS/TTL Output Clock Oscillator, 186MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA186M000DG概述

CMOS/TTL Output Clock Oscillator, 186MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA186M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率186 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
车挣盒子拆解
2016年左右用了一款车挣盒子 是直接插在汽车OBD接口上使用的。 主要功能是:手机app可以读取汽车每日的行驶轨迹,部分汽车电子信息。 但是,真心是用不了,两块汽车电瓶都搞没电了,真心用 ......
yilonglucky 以拆会友
sip
最近在研究关于SIP协议,希望大家指点!!...
沧海蝴蝶 嵌入式系统
三电平变频器原理
三电平变频器原理是啥?坛友中有开发三电平变频的吗?...
eeleader 工业自动化与控制
“智能插座”采用器件做开关控制比较合适大讨论!
“智能插座”采用如何器件做开关控制比较合适大讨论! 固态继电器,可控硅,继电器! 大家说说自己对各个控制器件的看法! ...
蓝雨夜 DIY/开源硬件专区
DM368 PLLC1SYSCLK6或PLLC2SYSCLK5 内部时钟配置
目前使用的是DM368 需要接入TFT 800*480 LCD, 但是需要让DM368 VCLK/GPIO79 引脚输出30MHZ- 50MHZ 时钟频率以提供给LCD pclk . 210949 需要配置PLLC1SYSCLK6 或PLLC2SYSCLK5 让其 ......
Sam DSP 与 ARM 处理器
modbus协议实现问题
请问高手们,modbus协议实现的时候RTU格式下的起始位,也就是3.5个字符的时间停顿如何判断阿?高手有做过的指点一下。高分回送。 e-mail:dong1677@tom.com...
ljpronaldo 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 324  1128  581  1616  824  6  41  8  4  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved