电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA52M0000DG

产品描述LVDS Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA52M0000DG概述

LVDS Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA52M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率52 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Altera SOC体验之旅 】Soc FPGA之DSP进阶---NEON高性能媒体引擎(二)
本帖最后由 CMika 于 2015-5-27 23:08 编辑 Neon函数在头文件arm_neon.h中已经被定义,头文件既定义内嵌函数,也定义一组向量类型,编译器将NEON内嵌函数视为普通函数调用。 199455 ......
CMika FPGA/CPLD
const定义常量
在C语言中,可以使用const来定义一个常量。常量的定义与变量的定义很相似,只需在变量名前加上const即可,如下所示。int const a;以上语句定义了a为一个整数常量。那么,既然a的值不能被修改, ......
sunplusedu2012a Linux开发
求助:相比模拟电源,数字电源独特的优势是什么?
相比模拟电源,数字电源独特的优势是什么?...
lvhaiying 电源技术
【GD32E231 DIY】OLED使用(SPI)
本次分享采用SPI来驱动OLED显示屏。OLED显示屏控制器为SSD1306,控制128X64的点阵显示。 418075 SSD1306的结构如下: 418076 可以采用GPIO模拟SPI时序,本次实例直接采用GD32E2 ......
xjzh GD32 MCU
mega这么容易解密,改Xmega如何?
老板最近让我们改用xmega128a3u,说是可以直接用USB下载显示内容而且暂时无法解密。原来的设计让深圳给仿了,没多少利润了。xmega对我这种小鸟有点困难,有大侠用过吗?给些快速进入状态的方法 ......
bluefox2000 Microchip MCU
工行也太无耻廖
852008-12-14电年人民币钞 12.001302009-06-16电年人民币钞 12.00我根本就没有开通,居然每年扣我24元 :@ :@ :@ :@...
shicong 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2916  769  2487  1745  1551  13  18  28  3  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved