电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PA158M000BGR

产品描述CMOS Output Clock Oscillator, 158MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530PA158M000BGR概述

CMOS Output Clock Oscillator, 158MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PA158M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率158 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
[请问]关键字:武安河,上层应用程序,WinCE下的驱动
请问: 武安河那本2000_XP WDM驱动开发书里有一章专门写了驱动与应用程序交互的方式,我想请问,这种方式对于Window CE是不是也适用呢? 附加题: Windows CE下用CreateFile和DeviceIoCo ......
Justin.YC 嵌入式系统
大侠谈降压稳压器的效率及尺寸权衡,求你的见解,,
作者:Timothy Hegarty作为一名应用工程师,我知道降压稳压器的实施不可避免地要涉及效率与尺寸的权衡。尽管这一原理适用于众多开关模式 DC/DC 拓扑,但当应用需要低输出电压和高输出电流(例如 ......
qwqwqw2088 模拟与混合信号
高频同步整流问题
336721 请问这里的整流如果想换成同步整流的话(500kHz),应该使用什么方案呢?自己在晚上查,也没怎么理清楚,前端是耦合谐振电路 ...
华南 电源技术
MSP430F149的BSL下载程序问题
刚开始学430,使用的是MSPFET,基本设置是按照正常的设置方法,想用BSL下载程序,但是能复位,不能下载,提示Erase failed. Synchronization error。求高手帮忙...
wsbegin2011 微控制器 MCU
菜鸟入门
void Init_Clk(void) { P7SEL |= 0x03; // XT1起振 UCSCTL1 = DCORSEL_6; // 选择D ......
羽翼之杨勇0102 微控制器 MCU
请问电路图怎么这么多错误,请帮忙看看啊,谢谢了
我用protel99设计了个电路图,通过仿真-执行,检查出很多错误,请问这些错误正常吗,需要修改吗? 以下是部分错误: CAP Error: Pin order data (PINS=1:) not in READ ONLY field 4. Pins s ......
haian_bch 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1351  2149  671  1520  1220  41  49  7  29  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved