电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA408M000DGR

产品描述LVDS Output Clock Oscillator, 408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA408M000DGR概述

LVDS Output Clock Oscillator, 408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA408M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率408 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Proteus怎么装
这个高级货色 怎么装不起哦,我下的是7.6的版本,俩补丁,一个。96还有一个是1.00到底用哪个?我都装了跑程序还是不行啊...
wutieying 嵌入式系统
MSP430用CCSv5调试出错,求解决
额,突然想学430,结果几下就卡在了调试上。。。 :Sad:求助ing。。。。 CCS调试时提示: Error initializing emulator: Could not find MSP-FET430UIF on specified COM port 而设备管 ......
栉名田烁烨 微控制器 MCU
Altera官方开发板资料下载网址
http://www.terasic.com/downloads/cd-rom/ 37700...
wanggq FPGA/CPLD
LED生产企业的防静电措施怎么做
LED目前的用途越来越广泛,,每个家庭几乎都有一台LED显示屏的电脑或者是电视,但是LED屏给我们带来方便的同时也给我们带来了诸多不便,例如静电,“劈劈啪啪”的,总使我们担惊受怕, ......
ESD技术咨询 LED专区
wince中的nboot_debug与nboot_release在代码上什么区别?
我看到有些烧写说明上是先烧一个nboot_debug,再烧一个nboot_release,为什么这么做?两个版本在代码或编译设置上有些什么区别呢?请高手指教...
haohaohao123456 嵌入式系统
看看你的名字是什么吃的
你的姓氏:b冰c脆d冻f非g果h烩j酱k烤l辣p盘q芹r热s薯t甜w丸x香y盐z炸 第一个字:a面b粉c饺d包e饼f鱼g菜h糖j奶k肉l米m肠n干p片q皮r饭s蔬t子w蛋x油y豆z煮 第二个字(没有的不选):a丝b盐c虾d ......
凯哥 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2381  2755  662  115  2162  56  20  57  1  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved