电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA559M000BG

产品描述LVPECL Output Clock Oscillator, 559MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA559M000BG概述

LVPECL Output Clock Oscillator, 559MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA559M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率559 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
出差回来诉诉苦,大家比比出差谁最苦!!!
转眼间一个月又过去了,来到了8月份,不是我不想来论坛逛,是真的没时间,最近公司做一个项目,连续加班24个小时,睡了一觉继续。,,,, 出差了一周,别的没看到什么,只有皮肤又黑了几度 ......
RF-刘海石 DIY/开源硬件专区
精通Verilog HDL:IC设计核心技术实例详解.part01.rar
精通Verilog HDL:IC设计核心技术实例详解.part01.rar ...
zxopenljx FPGA/CPLD
基于FPGA的PCI总线接口设计.pdf
基于FPGA的PCI总线接口设计.pdf ...
zxopenljx FPGA/CPLD
双重好礼等你来!2022年,让英飞凌更懂你!
为了给您提供更多、更好、更个性化的阅读体验,也为了给您提供更精准贴心的服务,EEWorld联合英飞凌诚挚地邀请您参加在线调查问卷,该问卷只需要约2分钟即可完成。 请您告诉我们,您更喜欢哪 ......
EEWORLD社区 综合技术交流
双激式变压器开关电源(part2) 开关电源原理与设计(连载27)
实际上,推挽式变压器开关电源的反激式输出电压也是不能忽略的。推挽式变压器开关电源变压器次级线圈的输出电压应该同时包括两部分,正激输出电压和反激输出电压。不过,在推挽式变压器开关电源 ......
noyisi112 电源技术
5小只玩运动和环境传感器开发板(X-NUCLEO-IKS01A2)内容汇总
评测时间:9月9日-11月9日 @北方 完成的内容 开发板介绍 开发环境介绍 用Nucleo-STM32L476和MEMS board X-NUCLEO-IKS01A2 编程测试传感器和程序解析 移植IKS01A1例程 有关蓝牙连接的滑 ......
nmg ST传感器与低功耗无线技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2118  337  2922  2525  1144  10  46  31  6  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved