电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB1368M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB1368M00DG概述

CMOS/TTL Output Clock Oscillator, 1368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB1368M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1368 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于wince6.0生成sdk
定制了一个WinCE6.0的模拟器,想生成sdk,可是在SDK的属性页中Emulation选项卡全部是灰的,也就是不可用,希望有人能指点一下。 ...
220zp 嵌入式系统
有关C2000电机控制电压与电流采样的问题回答
Q: 三相逆变器中三相电压采样采用经典的线差分采样方式,运放采用TL082,发现在逆变过程中,由MCU读取到的电压信号会随着逆变器输出功率不同而发生偏置,而且功率不同偏移量不同。请问有没有遇 ......
Jacktang 微控制器 MCU
论坛我的帖子不能显示注册以来的所有帖子?
看一下自己的我的帖子列表,好像更早的显示不出来呀 另外搜索也是呀...
wangfuchong 聊聊、笑笑、闹闹
想去新加坡工作,请给点建议!
  第一次接触电子设备,要从纸板和电烙铁说起,我和哥哥花了一整个暑假时间,自己做收音机,自此就一发不可收拾,我们心中都充满了对那些电子元件的探求欲望。哥哥迷上了无线电,然后逐渐 ......
dazhu001 工作这点儿事
AD中怎么手动绘制蛇形曲线,使其等长
AD中怎么手动绘制曲线,使其等长,图中这样的,有没有大神指导一下 402685 ...
18809461317 PCB设计
室内照明设计10大注意事项与LED设计思路
现代建筑装饰,不仅注重室内空间的构成要素,更加重视照明对室内外环境所产生的美学效果以及由此而产生的心理效应。因此,灯光照明不仅仅是延续自然光,而是在建筑装饰中充分利用明与暗的搭配, ......
探路者 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 624  799  2314  2928  1681  47  49  21  16  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved