电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1381M00DG

产品描述LVPECL Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1381M00DG概述

LVPECL Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1381M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问12864显示屏如果不小心把焊的黄色片片弄掉了是不是就坏掉了
初学单片机,做一个小东西时用到12864显示屏,焊的时候不小心焊反了,修的时候不小心用力把GND脚的那个焊锡用的黄的片片弄掉了,请问大家这样是不是就不导电了,现在情况是只有背光亮,但是就是 ......
无敌酷炫小天王 51单片机
拉出的人生
大中午快吃饭了,但愿这个标题不会恶心到你们的胃口...... 不过比起 骑士哥 的帖子,好歹人家的标题是 治病想到的...... 所以我也只好拉一个人生粗来了。 说实话,看了骑士哥的帖子,感慨 ......
辛昕 聊聊、笑笑、闹闹
msp430 launchpad 如何输出两路独立PWM?
msp430 launchpad好像有两个TimerA,这样是不是可以说msp430 launchpad能输出两路独立PWM吗?如果可以,请问如何设置?本人新手,只会用一些基本功能,求大神赐教啊!最好能给个在IAR平台的C程序 ......
hxunan 微控制器 MCU
EEWORLD大学堂----电网自动化设备模拟前端设计要点以及 TI 方案
电网自动化设备模拟前端设计要点以及 TI 方案:https://training.eeworld.com.cn/course/5340...
hi5 聊聊、笑笑、闹闹
cadence:为什么我摆放元器件是这样的
为什么我在cadence中摆放元器件是这样的:Cry: 258576 ...
flashtt PCB设计
RC522国产替代其实只需要这样操作,NFC近场通信就完成了
本帖最后由 15816861002 于 2021-9-9 21:33 编辑 一直在用MFRC522,但是自从去年底开始,这芯片疯狂涨价,现在价格都上天了,在老板的强压下,无奈地走上寻找替代料的苦逼生涯。。。 。 ......
15816861002 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2707  808  1289  2757  2660  48  21  56  58  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved