电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1306M00DGR

产品描述LVPECL Output Clock Oscillator, 1306MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC1306M00DGR概述

LVPECL Output Clock Oscillator, 1306MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1306M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1306 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新一代品圆划片技木
l 传统划片技术所面临的难题 随着向轻薄短小的发展趋势,IC的封装也起了很大的变化.如记忆体IC,已由早期的单一chip变成多层chip堆栈的封装,一颗IC里叠了7、8层芯粒(chip),韩国三星半导体 ......
程序天使 能源基础设施
你买到回家的票了吗?
每到这个时间,买票回家过年就成了我们聊天的焦点话题。如何买到一张回家过年的票成了头等大事,坛子里的朋友,你买到了回家过年的票了吗?...
maylove 聊聊、笑笑、闹闹
TMS320F28027 I2C
TMS320F28027 LAUNCHPAD 在看TI给的I2C的例程时,其I2C模块的初始化设置为从接受模式,这是为什么呢,求大神解答 void I2CA_Init(void) { // Initialize I2C I2caRegs.I2CS ......
the_wanted 微控制器 MCU
再次请教大神解答这个问题.此电源如何线性调整
PS:由于小弟第一次发帖,操作失误。...
半步颠 电源技术
如何填充铜箔
在PCB设计中,如何填充铜箔的呀?哪位高手指点下了!先谢谢了!,期望中。 另外谁有PROTEL 99 的汉化包了!,全英文看不懂呀!痛苦中 本帖最后由 ttdatazx 于 2009-10-10 16:32 编辑 ]...
ttdatazx PCB设计
eWeek评今年十大失败科技产品
美国知名IT杂志《eWeek》网站评选出了2010年的10大失败科技产品,其中塞班操作系统居于首位。   1、塞班移动操作系统   诺基亚的塞班移动操作系统已经失去大量市场份额。 ......
探路者 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 443  880  2376  24  1555  10  14  28  37  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved