电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC219M000DG

产品描述LVPECL Output Clock Oscillator, 219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC219M000DG概述

LVPECL Output Clock Oscillator, 219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC219M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率219 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
梦翼师兄课程笔记—炼狱传奇系列FPGA教程
本帖最后由 梦翼师兄 于 2015-5-1 16:48 编辑 大家好,我是至芯科技一个小工程师,我也是之前在至芯培训过FPGA的一名普通学员,培训过程中学到了很多以前从未接触过的知识,每天都过的很 ......
梦翼师兄 FPGA/CPLD
PB编译一个OS时,出现如下错误.求解!
各位高人,我在使用PB编译一个OS时,出现如下错误,请叫如何进行调试才能够正常编译? Error - cannot open input file D:\WINCE500\PBWorkspaces\QT2440_1103\RelDir\smdk2440a_ARMV4I_ ......
zhull1984 嵌入式系统
怎样看电路原理图
电器维修、电路设计都是要通过分析电路原理图,了解电器的功能和工作原理,才能得心应手开展工作的。要维修或设计,首先要有过硬的基本功,要能对有技术参数的电路原理图进行总体了解,能进行划 ......
黑衣人 能源基础设施
来测测你几岁出嫁,超级准确!
受委屈时,你会立刻出声反击? 是→3 否→2 2 朋友们觉得你是一个细心的人? 是→5 否→3 3 你很讨厌CD上留下指纹? 是→6 否→4 4 每天都是睡到日上三竿才起床? 是→7 否→8 5 你肯面 ......
巨大金牛 聊聊、笑笑、闹闹
发贴测试
发贴测试...
救火车 聊聊、笑笑、闹闹
这个接收中断程序能接收到数据吗?
我编程的意图是想把AT指令发给GSM模块,然后GSM模块回复"OK"或"ERROR",我想在发完指令之后把GSM回复的存放在寄存器中,大家看看这个接收中断能不能接收到回复数据? 这个是发送AT的程序: ......
面纱如雾 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1758  1215  1426  1926  469  21  22  14  25  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved