电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA638M000DG

产品描述CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA638M000DG概述

CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA638M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率638 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于场效应管的疑惑
事情的起因是这样的,一个防止电压跌落的电路,主要疑惑有两点,一个是寄生二极管在mos管中所起的作用,另一个是mos管的工作和导通条件。 图中,C240不贴,R157也是不贴的,然后VCC4.35V左右 ......
kobe1941 模拟电子
[原创录制]Altium Designer 双面板一条龙完成的项目实战视频
今天抽时间录制了一个双层板的完整版案例视频,视频选取的案例不是很难,最主要的目的是介绍一个项目的完整设计流程和方法,所以软件的其他操作技巧就没有添加进去,这个视频对于初学者刚 ......
小崇伟 PCB设计
请教如何看这个波特图
本帖最后由 miniko 于 2014-5-14 16:22 编辑 本人刚接触模拟电路不久,遇到一个电路,经过仿真后其波特图如下: 请前辈帮忙给分析一下电路的特性。谢谢 149626 149627 149628 149 ......
miniko 模拟电子
DeviceInit函数和DeviceCreat函数有什么区别
RT,对于同一个device,上述的两个函数在功能上一般会有什么区别?...
月痕 Linux开发
十二星座被绑架
一伙儿歹徒绑架了十二星座,并把他们关押在一起。那么十二星座会各有什么反应呢? 白羊座:声嘶力竭地对绑匪叫嚣:“放我出去!放我出去!不然有你好看!”   金牛座:小心翼翼地问绑 ......
shuangshumei 聊聊、笑笑、闹闹
史密斯圆图匹配问题
在史密斯圆图上,发现有几条路径可以完成阻抗匹配,具体选用哪一条路径有没有什么讲究?...
kata 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 550  2140  2528  1214  17  54  35  15  42  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved