电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA623M000DG

产品描述CMOS/TTL Output Clock Oscillator, 623MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA623M000DG概述

CMOS/TTL Output Clock Oscillator, 623MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA623M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率623 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助基于软件无线电的RFID的调制方式实现
【主要内容】了解掌握RFID的调制方式,了解GNU Radio USRP开源无线电开发平台工作原理及使用方法;掌握Python语言,在平台上完成ASK调制和解调。在GNU Radio 平台上实现RFID系统的ASK数字调制和 ......
runhard 无线连接
在altium desiner破解中如何去除标题上的not signed in
请问dxp破解后在标题上出现下图样,如何去掉not signed in...
jerome201314 PCB设计
七段数码管不够亮
本人现在在毕业设计中遇到了一个问题,就是我在显示年月日时分秒的时候如果在显示程序中加入了延时子程序,这时的LED数码管会比较亮,但是这样也造成了秒的显示时快时慢,但是如果我不在显示子 ......
csfcsf 嵌入式系统
请教各位前辈----请推荐一款电源管理芯片
哪位大大,请推荐一款电源管理芯片?...
lingwang 电源技术
FPGA检测不到总线上发的数据
波形中的4号线为wr,片选信号一直为低,15/14/13/12分别为datain【0】、datain【1】、datain【2】、datain【3】,其中datain【0】一直为高电平,datain【1】一直为低电平,datain【2】常态为高 ......
whllieying FPGA/CPLD
峰值检波电路的输出不是输入信号的峰值 输入信号峰值25mv-2.5V 频率最大为1Mhz
峰值检波电路的输出为什么不是输入信号的峰值? 我改变输入信号峰值在范围25mv-2.5V 频率最大为1Mhz 有时候输出竟然大于输入信号的峰值不知道为什么?? 那个电容如何选取 ?哪位帮我一下 ...
wuli1314 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2395  614  2554  2572  2858  39  31  37  15  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved