电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC436M000DGR

产品描述LVPECL Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC436M000DGR概述

LVPECL Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC436M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率436 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Xscale处理器的数据/地址总线原理请教
我手上有一个基于Xscale处理器pxa255的开发板hyper255B,通过查看原理图,查到了以下东西: 1.有一个三八译码器(74LCX138),译码器的三个输入端分别连在地址总线SA-A20到SA-A22上; 2.上面的译 ......
shenyesanbu 嵌入式系统
硬件工程师 三诺生物 和 湖南国科微电子 哪个好些啊??
本帖最后由 经世致用 于 2014-11-10 21:35 编辑 本人技术宅,技术方面在学校里算个“大神”吧!(同学的称呼) 不过英语偏科特别严重(数据手册英文的,专业单词见多了还是知道些(只是不会读 ......
经世致用 工作这点儿事
请教C编译器问题
IAR的C编译器,总是将一些它认为无用的语句,不予编译。 但有时侯,该编译的它也没编译。 请问哪位知道如何取消C编译器的这个功能。 如果不能取消,请问该如何处置。谢谢了! 还是因为是试 ......
yushulei 微控制器 MCU
看看你能看出多少个字来~
在别的地方看到的,觉得蛮有意思,也搬来论坛看看网友们能看到多少个字。317640 哈哈,我先来说说我看到的字。 我看到了: 立,日,曰,十,口,儿,章,早,古,兄,旦,克,亘,音, ......
ohahaha 聊聊、笑笑、闹闹
多核的核间通信
谁有核间通信或者有核间通信的资料,请回帖或者将资料发到307144779@qq.com ...
lisiyaowin DSP 与 ARM 处理器
OP AMP Circuit Collection
12091英文的OP电路收集大全...
xddmxddm 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 594  1947  1522  1017  2042  54  19  25  13  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved