电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC147M000DGR

产品描述LVPECL Output Clock Oscillator, 147MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC147M000DGR概述

LVPECL Output Clock Oscillator, 147MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC147M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率147 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
工程师应该掌握的20个模拟电路
本帖最后由 paulhyde 于 2014-9-15 03:50 编辑 工程师应该掌握的20个模拟电路.pdf ...
yelinyimeng 电子竞赛
投影仪接口
请问在投影仪的接口上,每根针脚的作用是什么?比如说:哪几根针脚是控制画面的颜色?是不是就是用三根线来分别控制RGB()的三个参数的大小?如果是的话那是哪几根?请高人指点。现在我想做个改 ......
colin_cx 嵌入式系统
常见保护电路设计
保护电路设计...
tonytong 电源技术
关于Clock Gating 的典型问题
在我的设计里,内部主要工作时钟是在复位撤销之后才给出的。我原来的设计期望,在复位撤销的时候,所有的触发器都被异步复位到确定的状态。但是加入了ClockGating之后,出现了一个问题:因为Clo ......
eeleader-mcu FPGA/CPLD
wince5.0 asp sqlce activeX 问题
想用wince做web服务器 在asp网页上需要动态显示数据,数据存储在SQLCE3.0数据库中 怎么样才能连接到数据库? 如果需要开发ActiveX,然后通过ActiveX连接数据库 那么用什么开发ActiveX呢?Ac ......
boyeexie 嵌入式系统
【问TI】TI有没有类似于AD620的芯片
本帖最后由 dontium 于 2015-1-23 13:26 编辑 看了AD620手册后,用三个op07可以实现和AD620相同功能。请问TI有没有类似于AD620的芯片。还有有没有类似于ADI实验室电路的书,可以详细的 ......
fxw451 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1109  1856  914  2694  2224  23  38  19  55  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved